致谢 | 第1-6页 |
摘要 | 第6-8页 |
Abstract | 第8-18页 |
第1章 引言 | 第18-30页 |
·未来能源 | 第18页 |
·核聚变装置 | 第18-19页 |
·低杂波系统 | 第19-22页 |
·低杂波系统在核聚变装置中的作用 | 第19-21页 |
·低杂波相位反馈控制的意义 | 第21-22页 |
·EAST低杂波系统 | 第22-25页 |
·微波源 | 第22-23页 |
·电源系统 | 第23页 |
·天馈线子系统 | 第23-24页 |
·辅助子系统 | 第24页 |
·计算机控制子系统 | 第24-25页 |
·国内外的LHCD相位反馈控制系统 | 第25-27页 |
·Alcator C-Mod低杂波系统 | 第25-26页 |
·HT-7低杂波系统 | 第26-27页 |
·本论文的主要工作、难点及特点 | 第27-29页 |
·本论文的内容组织 | 第29页 |
参考文献 | 第29-30页 |
第2章 相位计算和读出系统方案介绍 | 第30-38页 |
·EAST低杂波天线结构 | 第30-31页 |
·相位检测方法 | 第31-34页 |
·锁相环鉴相 | 第31-32页 |
·正交鉴相 | 第32-33页 |
·两种鉴相方法的比较 | 第33-34页 |
·EAST低杂波相位反馈控制系统设计 | 第34-35页 |
·相位计算和读出系统设计方案 | 第35-37页 |
·相位计算系统 | 第36-37页 |
·数据读出系统 | 第37页 |
参考文献 | 第37-38页 |
第3章 相位计算系统(一)--硬件电路设计 | 第38-66页 |
·相位计算电路的整体结构 | 第38-39页 |
·模数转换 | 第39-44页 |
·ADC | 第40-42页 |
·全差分运放 | 第42-44页 |
·ADC控制 | 第44-45页 |
·串并转换 | 第45-49页 |
·ADS5277的LVDS输出 | 第45-46页 |
·高速ADC常用的串行数据接收方法 | 第46-47页 |
·ADS5277串并转换的实现 | 第47-49页 |
·平均处理 | 第49页 |
·数据控制 | 第49-50页 |
·命令执行单元 | 第50-51页 |
·UART | 第51-53页 |
·RS485收发器 | 第53-54页 |
·光纤模块 | 第54-56页 |
·光纤接口 | 第56页 |
·显示电路 | 第56-58页 |
·显示控制器 | 第58-59页 |
·PIN开关控制驱动电路 | 第59-60页 |
·电源设计 | 第60-61页 |
·板级电源设计 | 第60-61页 |
·FPGA电源设计 | 第61页 |
·FPGA配置 | 第61-62页 |
·其他部分 | 第62-64页 |
·过压保护电路 | 第62-63页 |
·电平转换 | 第63-64页 |
·PCB设计的一些考虑 | 第64页 |
·电源和地 | 第64页 |
·高速信号布线 | 第64页 |
参考文献 | 第64-66页 |
第4章 相位计算系统(二)——相位计算方法 | 第66-86页 |
·鉴相仪 | 第66-71页 |
·AD8302 | 第66-69页 |
·鉴相仪结构 | 第69-70页 |
·鉴相仪鉴相曲线的测量 | 第70-71页 |
·相位算法 | 第71-76页 |
·相位计算设计要求 | 第71页 |
·算法设计 | 第71-76页 |
·相位绝对值 | 第71-74页 |
·相位符号 | 第74-76页 |
·相位算法的实现 | 第76-84页 |
·EP2C35简介 | 第76-78页 |
·DSP Builder简介 | 第78-79页 |
·相位算法在DSP Builder中的实现 | 第79-82页 |
·FPGA内的实现 | 第82-84页 |
参考文献 | 第84-86页 |
第5章 数据读出系统 | 第86-108页 |
·系统结构 | 第86-87页 |
·QNX操作系统简介 | 第87-88页 |
·QNX微内核 | 第87-88页 |
·QNX设备驱动程序 | 第88页 |
·PCI总线的工业异步多串口通讯解决方案 | 第88-95页 |
·CP-132I串口卡简介 | 第88-89页 |
·ONX串口通讯软件 | 第89-92页 |
·驱动程序 | 第89页 |
·串口编程 | 第89-90页 |
·应用软件 | 第90-91页 |
·系统操作步骤 | 第91-92页 |
·关于数据格式的说明 | 第92-95页 |
·ADC数据格式 | 第92-94页 |
·相位数据格式 | 第94-95页 |
·光纤PCI解决方案 | 第95-106页 |
·硬件整体结构 | 第95-96页 |
·PCI9054 | 第96-101页 |
·串行EEPROM配置 | 第97-99页 |
·本地总线工作模式 | 第99-101页 |
·电路设计 | 第101-103页 |
·控制器 | 第101页 |
·地址译码器 | 第101-102页 |
·其他模块 | 第102页 |
·PCB设计 | 第102-103页 |
·软件设计 | 第103-106页 |
·PCI驱动程序 | 第103-105页 |
·应用软件 | 第105-106页 |
参考文献 | 第106-108页 |
第6章 系统测试 | 第108-118页 |
·ADC线性刻度测试 | 第108-110页 |
·串扰测试 | 第110-111页 |
·光纤误码率测试 | 第111-114页 |
·软件测试误码率 | 第111-112页 |
·硬件测试误码率 | 第112-114页 |
·伪随机序列产生 | 第113-114页 |
·测试结果 | 第114页 |
·相位曲线测量 | 第114-117页 |
参考文献 | 第117-118页 |
第7章 总结与展望 | 第118-122页 |
·论文总结 | 第118-119页 |
·工作展望 | 第119-122页 |
发表文章和研究成果 | 第122-124页 |
附录 | 第124-151页 |
附录一 PCI控制器VERILOG HDL代码 | 第124-125页 |
附录二 QNX系统中PCI数据采集卡操作程序代码 | 第125-126页 |
附录三 16位伪随机序列发生器VERILOG HDL代码 | 第126-127页 |
附录四 与鉴相仪A的相位计算系统ADC变换曲线 | 第127-129页 |
附录五 串扰测试数据 | 第129-138页 |
附录六 相位计算系统电路设计及实物 | 第138-148页 |
附录七 PCI数据采集卡电路设计及实物 | 第148-151页 |