基于FPGA的信道化接收机研究
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景 | 第7-8页 |
·数字接收机发展概况 | 第8-9页 |
·本文的主要工作及安排 | 第9-11页 |
第二章 数字信道化接收理论及模型 | 第11-27页 |
·数字接收机理论基础 | 第11-13页 |
·Nyquist 采样定理 | 第11-12页 |
·带通采样定理 | 第12页 |
·抽取 | 第12-13页 |
·信道化接收机模型 | 第13-16页 |
·数字信道化接收机原理 | 第13页 |
·信道划分模型 | 第13-15页 |
·低通滤波器组信道化接收 | 第15-16页 |
·基于多相滤波的数字信道化接收模型 | 第16-19页 |
·滤波器多相形式的高效结构 | 第16-19页 |
·信道化接收机的优点 | 第19页 |
·数字信道化接收机存在的问题及解决方案 | 第19-23页 |
·数字信道化接收问题分析 | 第19-21页 |
·IFM 消除虚假信号[23] | 第21-23页 |
·跨信道检测仲裁的信号集合更新算法[24] | 第23-24页 |
·信道化接收机的信号集合模型 | 第23页 |
·检测仲裁单元算法原理 | 第23-24页 |
·信号集合的幅度和频率更新方法 | 第24页 |
·仿真实验及分析 | 第24-26页 |
·本章小结 | 第26-27页 |
第三章 系统方案分析 | 第27-43页 |
·系统设计方案 | 第27页 |
·数字下变频的设计 | 第27-30页 |
·数字正交下变频模型 | 第27-28页 |
·基于多相滤波的数字正交下变频 | 第28-30页 |
·数字正交下变频的方案 | 第30页 |
·数字滤波器的设计 | 第30-38页 |
·数字滤波器的选择 | 第30-31页 |
·FIR 滤波器系数的确定 | 第31-33页 |
·线性相位FIR 滤波器实现的硬件结构 | 第33-37页 |
·FIR 滤波器实现的方案 | 第37-38页 |
·系统设计方案分析 | 第38-40页 |
·主要芯片介绍 | 第40-41页 |
·A/D 采样芯片 | 第40页 |
·FPGA 芯片 | 第40-41页 |
·小结 | 第41-43页 |
第四章 数字下变频和信道化的FPGA 实现 | 第43-57页 |
·FPGA 设计概述 | 第43-44页 |
·FPGA 设计流程 | 第43页 |
·Quartus II 设计软件 | 第43-44页 |
·数字下变频仿真及FPGA 实现 | 第44-48页 |
·数字下变频仿真 | 第44-46页 |
·数字下变频FPGA 实现 | 第46-48页 |
·数字信道化仿真及FPGA 实现 | 第48-55页 |
·数字信道化仿真 | 第48-49页 |
·数字信道化接收的FPGA 实现 | 第49-55页 |
·系统仿真 | 第55-56页 |
·小结 | 第56-57页 |
第五章 总结与展望 | 第57-59页 |
·全文总结 | 第57页 |
·进一步研究展望 | 第57-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-64页 |