H.264/AVC解码器设计与硬件实现
摘要 | 第1-7页 |
ABSTRACT | 第7-11页 |
第1章 数字视频处理技术和集成电路技术的发展 | 第11-24页 |
·数字视频压缩技术及其发展 | 第11-18页 |
·数字视频压缩技术的发展概况 | 第11-14页 |
·数字视频压缩技术的主要原理 | 第14-18页 |
·现代集成电路设计的发展概况 | 第18-22页 |
·可编程逻辑器件的发展 | 第19-20页 |
·SoC设计和系统级设计的概念 | 第20-22页 |
·本文的内容和结构安排以及本人负责完成的工作 | 第22-24页 |
第2章 H.264视频压缩标准 | 第24-35页 |
·概述 | 第24-25页 |
·H.264标准简介 | 第25-31页 |
·视频压缩编码原理 | 第25-26页 |
·H.264视频数据的分层结构 | 第26-27页 |
·网络适应性 | 第27-29页 |
·H.264算法的主要特点 | 第29-31页 |
·H.264中关键模块的介绍 | 第31-34页 |
·本章小结 | 第34-35页 |
第3章 H.264解码芯片的硬件实现 | 第35-40页 |
·H.264解码器结构 | 第35-37页 |
·实现方式选择 | 第37-38页 |
·H.264解码芯片设计 | 第38-39页 |
·H.264解码器设计目标 | 第38-39页 |
·本章小结 | 第39-40页 |
第4章 熵解码模块的设计 | 第40-50页 |
·熵解码部分的设计 | 第40-41页 |
·WISHBONE总线 | 第41-43页 |
·Exo_golomb(指数哥伦布)编码原理 | 第43-45页 |
·Exp_golomb的硬件实现方案 | 第45-48页 |
·模块功能 | 第46-47页 |
·模块实现 | 第47-48页 |
·本章小结 | 第48-50页 |
第5章 帧内预测模块的设计和实现 | 第50-64页 |
·帧内预测模式概述 | 第50-54页 |
·Intra 4x4帧内预测模式 | 第50-52页 |
·Intra 16x16帧内预测模式 | 第52-53页 |
·色差分量的帧内预测模式 | 第53页 |
·帧内预测的优势 | 第53-54页 |
·帧内预测模块设计实现 | 第54-62页 |
·帧内预测模块内部寄存器设计 | 第54-58页 |
·帧内预测模块中状态机的设计 | 第58-59页 |
·帧内预测模块的预处理 | 第59-60页 |
·帧内预测模式的预测 | 第60-62页 |
·本章小结 | 第62-64页 |
第6章 硬件解码器的验证 | 第64-73页 |
·功能验证 | 第64-67页 |
·静态RTL code check | 第65页 |
·RTL Simulation | 第65-66页 |
·Post-RTL Verification | 第66-67页 |
·基于FPGA的验证平台的设计 | 第67-69页 |
·芯片系统的功能仿真验证 | 第69-71页 |
·项目实现结果 | 第71页 |
·本章小结 | 第71-73页 |
第7章 总结与展望 | 第73-75页 |
参考文献 | 第75-77页 |
缩略语 | 第77-79页 |
致谢 | 第79-80页 |
个人简历 在读期间发表的学术论文与研究成果 | 第80页 |