目录 | 第1-7页 |
第一章 绪论 | 第7-11页 |
·智能交通监控的意义 | 第7页 |
·交通信息获取的各种方法 | 第7-8页 |
·智能交通监控中的图像采集与处理系统 | 第8-9页 |
·项目背景与目标 | 第9-10页 |
·论文主要内容 | 第10-11页 |
第二章 系统整体设计 | 第11-23页 |
·系统模块划分 | 第11页 |
·子模块设计与核心器件选择 | 第11-19页 |
·图像传感器模块 | 第11-13页 |
·传感器的选择 | 第11-13页 |
·图像压缩与缓存模块 | 第13-15页 |
·内存芯片的选择 | 第13页 |
·图像压缩芯片选择 | 第13-14页 |
·核心控制芯片选择 | 第14-15页 |
·网络传输模块 | 第15-18页 |
·网络打包芯片的选择 | 第15-17页 |
·以太网控制芯片的选择 | 第17-18页 |
·图像处理模块 | 第18-19页 |
·处理芯片的选择 | 第18-19页 |
·系统细化框图与数据流程 | 第19-20页 |
·系统总体制板方案 | 第20页 |
·系统电源设计思想 | 第20-21页 |
·系统时钟需求统计 | 第21页 |
·系统的难点 | 第21-22页 |
·本人承担的主要任务 | 第22页 |
·本章小结 | 第22-23页 |
第三章 系统硬件实现 | 第23-50页 |
·图像传感器子板 | 第23-29页 |
·子板原理图设计 | 第25-28页 |
·MT9T001的外围电路原理图 | 第25-26页 |
·子板电源原理图 | 第26-27页 |
·子板排线接口 | 第27-28页 |
·子板 PCB设计 | 第28-29页 |
·图像压缩与缓存子板 | 第29-40页 |
·子板原理图设计 | 第29-37页 |
·子板电源原理图 | 第29-31页 |
·FPGA外围电路原理图 | 第31-34页 |
FPGA复位电路 | 第31-32页 |
FPGA时钟与PLL电路 | 第32-33页 |
FPGA 的下载电路 | 第33-34页 |
FPGA 的I/O口配置 | 第34页 |
·ADV202的原理图设计 | 第34-36页 |
·SDRAM原理图 | 第36-37页 |
·子板主要器件的通信接口 | 第37页 |
·FPGA子板的 PCB设计 | 第37-40页 |
·网络传输子板 | 第40-49页 |
·子板原理图设计 | 第40-48页 |
·子板电源设计 | 第40-41页 |
·LPC2214的原理图设计 | 第41-44页 |
LPC2214的复位设计 | 第41页 |
LPC2214的时钟电路 | 第41页 |
LPC2214的下载接口 | 第41-43页 |
LPC2214与FPGA和LAN9115 的通信接口 | 第43-44页 |
·LAN9115的原理图 | 第44-48页 |
LAN9115外围电路 | 第47页 |
网络变压器原理图设计 | 第47-48页 |
·网络传输子板的PCB设计 | 第48-49页 |
·本章小结 | 第49-50页 |
第四章 系统调试与软件编程 | 第50-81页 |
·系统调试第一阶段 | 第50-56页 |
·LPC2214的配置编程 | 第50-54页 |
·ARM编译环境 | 第50-51页 |
·LPC2214的初始化 | 第51-54页 |
·LAN9115的复位与调试 | 第54-56页 |
·系统调试第二阶段 | 第56-65页 |
·LPC2214中的网络打包程序实现 | 第56-61页 |
·UDP协议简介与程序实现 | 第56-60页 |
UDP报头的添加 | 第57-58页 |
IP报头的添加 | 第58-59页 |
以太网头的添加 | 第59-60页 |
·ARP协议简介与程序实现 | 第60-61页 |
·LAN9115的寄存器配置与网络传输测试 | 第61-63页 |
·LAN9115的初始化 | 第61页 |
·LAN9115网络传输功能的实现 | 第61-63页 |
LAN9115收发机制简介 | 第61-62页 |
LAN9115收发功能的程序实现 | 第62-63页 |
·PC端的程序实现 | 第63-65页 |
·系统调试第三阶段 | 第65-70页 |
·FPGA片上 PLL的使用 | 第65-66页 |
·FPGA片上 MEMORY的使用 | 第66-67页 |
·FPGA与 LPC2214的通信实现 | 第67-68页 |
·SDRAM的时序控制 | 第68-70页 |
·系统调试第四阶段 | 第70-78页 |
·MT9T001的串口通信 | 第70-72页 |
·MT9T001工作模式与寄存器配置 | 第72-78页 |
·MT9T001的传感阵列 | 第72-73页 |
·MT9T001的帧格式 | 第73-74页 |
·MT9T001的分辨率控制 | 第74-76页 |
·MT9T001的图像输出时序 | 第76-77页 |
·BAYER滤镜的图像输出格式 | 第77-78页 |
·系统调试第五阶段 | 第78-80页 |
·ADV202与 FPGA的通信 | 第79页 |
·ADV202的 FIRMWARE加载与数据传输 | 第79-80页 |
·本章小结 | 第80-81页 |
第五章 总结与展望 | 第81-82页 |
参考文献 | 第82-84页 |
致谢 | 第84页 |