摘要 | 第1-3页 |
Abstract | 第3-4页 |
目录 | 第4-6页 |
第一章 绪论 | 第6-22页 |
1.1 引言 | 第6页 |
1.2 视频编码原理 | 第6-10页 |
1.3 视频编码标准 | 第10-18页 |
1.3.1 混合编码框架下的视频编码器 | 第11-15页 |
1.3.2 主要视频编码标准 | 第15-18页 |
1.4 Xvid介绍 | 第18-19页 |
1.5 编码优化概论 | 第19页 |
1.6 研究背景 | 第19-20页 |
1.7 研究成果 | 第20-21页 |
1.8 内容安排 | 第21-22页 |
第二章 硬件开发环境 | 第22-33页 |
2.1 引言 | 第22-24页 |
2.2 ADSP-BF533芯片介绍 | 第24-30页 |
2.2.1 芯片结构 | 第24-26页 |
2.2.2 DSP内核结构 | 第26页 |
2.2.3 DSP主要外设接口 | 第26-27页 |
2.2.4 指令和流水线结构 | 第27-28页 |
2.2.5 数据存储区结构 | 第28-30页 |
2.3 评估板介绍 | 第30-31页 |
2.4 集成调试环境VISUAL DSP++3.5 | 第31-33页 |
第三章 MPEG-4视频编码器的实现 | 第33-51页 |
3.1 MPE6-4视频编码标准 | 第33-40页 |
3.1.1 MPEG-4标准的特点 | 第33-34页 |
3.1.2 MPEG-4视频编码关键算法 | 第34-38页 |
3.1.3 MPEG-4中的Profiles及适用场合 | 第38-39页 |
3.1.4 小结 | 第39-40页 |
3.2 MPEG-4编码器的实现 | 第40-51页 |
3.2.1 编码器框架和流程 | 第40-41页 |
3.2.2 编码器主要选项 | 第41-42页 |
3.2.3 运动估计算法的优化 | 第42-51页 |
第四章 编码方案优化 | 第51-68页 |
4.1 引言 | 第51页 |
4.2 结构优化 | 第51-55页 |
4.2.1 存储空间的考虑 | 第51-52页 |
4.2.2 流程的考虑 | 第52-55页 |
4.3 代码优化 | 第55-61页 |
4.3.1 分支 | 第55-56页 |
4.3.2 循环 | 第56-59页 |
4.3.3 查找表 | 第59页 |
4.3.4 选用正确的数据类型 | 第59-60页 |
4.3.5 其它 | 第60-61页 |
4.4 总线优化 | 第61-62页 |
4.5 处理器优化 | 第62-65页 |
4.5.1 SAD的汇编优化 | 第63页 |
4.5.2 DCT、IDCT的汇编优化 | 第63-65页 |
4.5.3 其它 | 第65页 |
4.6 编译器优化 | 第65-66页 |
4.7 编码方案结果与性能分析 | 第66页 |
4.8 小结 | 第66-68页 |
第五章 总结与展望 | 第68-70页 |
参考文献 | 第70-74页 |
致谢 | 第74-75页 |
作者在攻读硕士期间发表的文章 | 第75页 |