中文摘要 | 第1-6页 |
英文摘要 | 第6-7页 |
绪 论 | 第7-16页 |
一、 目的和意义 | 第7页 |
二、 各种存储芯片性能比较 | 第7-8页 |
三、 国内外研究情况 | 第8-10页 |
四、 国外发展SSR的主要先进技术 | 第10-12页 |
五、 拟采用的技术途径与初步方案 | 第12-16页 |
第一章 实验演示样机方案设计 | 第16-23页 |
一、 存储芯片的选择 | 第16-18页 |
1.1 NAND型Flash存储器 | 第16页 |
1.2 三星公司的Flash存储器KM29U128T | 第16-18页 |
二、 嵌入式系统的应用 | 第18-20页 |
三、 演示系统 | 第20-23页 |
3.1 系统组成 | 第20-21页 |
3.2 写操作的流水线技术 | 第21-23页 |
第二章 基于PC/104(ISA)总线的SSR设计 | 第23-40页 |
一、 ISA及PC/104规范 | 第23-30页 |
1.1 ISA总线描述 | 第23-28页 |
1.2 PC/104规范简介 | 第28-30页 |
二、 基于ISA的Flash系统设计 | 第30-40页 |
2.1 系统组成 | 第30-31页 |
2.2 系统调试及实验结果 | 第31-39页 |
2.3 结论 | 第39-40页 |
第三章 PCI总线以及PC/104-plus总线简介 | 第40-51页 |
一、 PCI总线 | 第40-49页 |
1.1 PCI总线规范简介 | 第40-48页 |
1.2 PCI BIOS简介 | 第48-49页 |
二、 PC/104-plus总线 | 第49-51页 |
第四章 基于PC/104-Plus(PCI)总线的SSR设计 | 第51-66页 |
一、 PCI接口芯片 | 第51-59页 |
1.1 接口芯片的选择 | 第51页 |
1.2 PCI9050接口芯片 | 第51-59页 |
二、 基于PCI的SSR设计方案 | 第59-65页 |
2.1 系统框图 | 第60-61页 |
2.2 系统软件 | 第61-62页 |
2.3 系统调试与实验结果 | 第62-65页 |
2.3 结论 | 第65页 |
三、 总结与展望 | 第65-66页 |
参考文献 | 第66-68页 |
致 谢 | 第68-69页 |
附录1 Flash最小系统电原理图 | 第69页 |
附录1.1 三星Flash芯片及总线缓冲器 | 第69-70页 |
附录1.2 PC/104总线接口 | 第70-71页 |
附录1.3 端口译码电路 | 第71-72页 |
附录1.4 输入输出电路 | 第72-73页 |
附录1.5 端口译码电路 | 第73-74页 |
附录1.6 其他电路 | 第74-75页 |
附录2 调试软件TEST_CHIP源程序 | 第75-83页 |
附录3 PCI接口部分电原理图 | 第83页 |
附录3.1 PCI9050芯片 | 第83-84页 |
附录3.2 PC/104-plus接口 | 第84-85页 |
附录3.3 输出端口 | 第85-86页 |
附录3.4 输入端口 | 第86-87页 |
附录3.5 测试端口 | 第87-88页 |
附录3.6 其他电路 | 第88-89页 |
附录4 调试软件READCONF源程序 | 第89-94页 |
附录5 基于ISA总线的Flash系统实物照片 | 第94-95页 |
附录6 PCI接口电路板实物照片 | 第95页 |