首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文--内存贮器(主存贮器)总论论文

高速大容量数据存储器的研制

中文摘要第1-6页
英文摘要第6-7页
绪  论第7-16页
 一、 目的和意义第7页
 二、 各种存储芯片性能比较第7-8页
 三、 国内外研究情况第8-10页
 四、 国外发展SSR的主要先进技术第10-12页
 五、 拟采用的技术途径与初步方案第12-16页
第一章 实验演示样机方案设计第16-23页
 一、 存储芯片的选择第16-18页
  1.1 NAND型Flash存储器第16页
  1.2 三星公司的Flash存储器KM29U128T第16-18页
 二、 嵌入式系统的应用第18-20页
 三、 演示系统第20-23页
  3.1 系统组成第20-21页
  3.2 写操作的流水线技术第21-23页
第二章 基于PC/104(ISA)总线的SSR设计第23-40页
 一、 ISA及PC/104规范第23-30页
  1.1 ISA总线描述第23-28页
  1.2 PC/104规范简介第28-30页
 二、 基于ISA的Flash系统设计第30-40页
  2.1 系统组成第30-31页
  2.2 系统调试及实验结果第31-39页
  2.3 结论第39-40页
第三章 PCI总线以及PC/104-plus总线简介第40-51页
 一、 PCI总线第40-49页
  1.1 PCI总线规范简介第40-48页
  1.2 PCI BIOS简介第48-49页
 二、 PC/104-plus总线第49-51页
第四章 基于PC/104-Plus(PCI)总线的SSR设计第51-66页
 一、 PCI接口芯片第51-59页
  1.1 接口芯片的选择第51页
  1.2 PCI9050接口芯片第51-59页
 二、 基于PCI的SSR设计方案第59-65页
  2.1 系统框图第60-61页
  2.2 系统软件第61-62页
  2.3 系统调试与实验结果第62-65页
  2.3 结论第65页
 三、 总结与展望第65-66页
参考文献第66-68页
致 谢第68-69页
附录1 Flash最小系统电原理图第69页
附录1.1 三星Flash芯片及总线缓冲器第69-70页
附录1.2 PC/104总线接口第70-71页
附录1.3 端口译码电路第71-72页
附录1.4 输入输出电路第72-73页
附录1.5 端口译码电路第73-74页
附录1.6 其他电路第74-75页
附录2 调试软件TEST_CHIP源程序第75-83页
附录3 PCI接口部分电原理图第83页
附录3.1 PCI9050芯片第83-84页
附录3.2 PC/104-plus接口第84-85页
附录3.3 输出端口第85-86页
附录3.4 输入端口第86-87页
附录3.5 测试端口第87-88页
附录3.6 其他电路第88-89页
附录4 调试软件READCONF源程序第89-94页
附录5 基于ISA总线的Flash系统实物照片第94-95页
附录6 PCI接口电路板实物照片第95页

论文共95页,点击 下载论文
上一篇:卵透明带精子受体的分子生物学研究
下一篇:盐酸去氢骆驼蓬碱胶囊的动物体内药物动力学研究