基于FPGA的高精度测时仪研制
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-8页 |
| 1 绪论 | 第8-15页 |
| ·研究目的和意义 | 第8-9页 |
| ·时间间隔测量方法 | 第9-12页 |
| ·国内外研究现状 | 第12-13页 |
| ·本文主要工作 | 第13-15页 |
| 2 基于相位调制的高精度测时原理研究 | 第15-24页 |
| ·概述 | 第15页 |
| ·脉冲计数法测时原理及精度分析 | 第15-16页 |
| ·相位调制测时法原理及精度分析 | 第16-19页 |
| ·相位调制测时法原理 | 第16-18页 |
| ·相位调制测时法精度分析 | 第18页 |
| ·相位调制测时法特点分析 | 第18-19页 |
| ·相位调制测时法的FPGA实现 | 第19-23页 |
| ·锁相环的工作原理 | 第19-20页 |
| ·时钟数字移相的原理 | 第20-21页 |
| ·移相时钟的计数实现 | 第21-22页 |
| ·相位调制测时法的总体实现 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 3 系统总体方案设计 | 第24-28页 |
| ·概述 | 第24页 |
| ·系统要求分析及设计原则 | 第24-25页 |
| ·测时仪总体方案 | 第25-26页 |
| ·测时仪工作原理 | 第25页 |
| ·测时仪总体组成 | 第25-26页 |
| ·测时仪子模块设计 | 第26-27页 |
| ·信号调理模块 | 第26页 |
| ·FPGA模块 | 第26-27页 |
| ·单片机模块 | 第27页 |
| ·显示模块 | 第27页 |
| ·本章小结 | 第27-28页 |
| 4 高精度测时仪硬件设计 | 第28-38页 |
| ·概述 | 第28页 |
| ·信号调理电路 | 第28-30页 |
| ·FPGA及其基本电路设计 | 第30-33页 |
| ·FPGA器件的选型 | 第30-31页 |
| ·FPGA基本电路设计 | 第31-33页 |
| ·单片机及其外围电路设计 | 第33-36页 |
| ·单片机的选型 | 第33-34页 |
| ·通信电路设计 | 第34-35页 |
| ·显示电路设计 | 第35-36页 |
| ·PCB电路中的抗干扰设计 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 5 高精度测时仪软件设计 | 第38-52页 |
| ·概述 | 第38页 |
| ·FPGA程序设计 | 第38-47页 |
| ·FPGA的开发环境及语言 | 第38页 |
| ·信号捕捉模块设计 | 第38-39页 |
| ·锁相环模块设计 | 第39-41页 |
| ·计数器模块设计 | 第41-42页 |
| ·数据转换模块设计 | 第42-43页 |
| ·分时传输模块设计 | 第43-44页 |
| ·并串转换模块设计 | 第44-46页 |
| ·相位调制测时法整体程序设计 | 第46-47页 |
| ·FPGA程序优化设计 | 第47页 |
| ·单片机程序设计 | 第47-51页 |
| ·单片机的主要任务 | 第47-48页 |
| ·与FPGA通信模块设计 | 第48-49页 |
| ·数据处理模块设计 | 第49-50页 |
| ·显示模块设计 | 第50-51页 |
| ·测时仪整体工作流程 | 第51页 |
| ·本章小结 | 第51-52页 |
| 6 测时仪调试与整体分析 | 第52-59页 |
| ·概述 | 第52页 |
| ·测时仪误差分析 | 第52-53页 |
| ·测时方案的完善 | 第53-54页 |
| ·测时仪调试及数据分析 | 第54-57页 |
| ·标准脉冲信号的产生 | 第54-55页 |
| ·时间间隔测量试验 | 第55-56页 |
| ·测量对比试验 | 第56-57页 |
| ·系统整体性能评价 | 第57-58页 |
| ·本章小结 | 第58-59页 |
| 7 总结与展望 | 第59-61页 |
| ·全文总结 | 第59页 |
| ·展望 | 第59-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-65页 |
| 附录A | 第65-69页 |
| 附录B | 第69页 |