纸币图像高速采集系统设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 1. 绪论 | 第9-15页 |
| ·课题来源 | 第9页 |
| ·课题研究背景及意义 | 第9页 |
| ·纸币清分机的国内外发展现状 | 第9-11页 |
| ·数据图像采集的简介 | 第11-13页 |
| ·采集速度与电路结构的关系 | 第11-12页 |
| ·A/D 分辨率 | 第12页 |
| ·信号采集周期 | 第12-13页 |
| ·论文研究的主要内容 | 第13-15页 |
| 2. 图像采集系统硬件方案 | 第15-21页 |
| ·系统总体架构 | 第15-16页 |
| ·图像传感器 | 第16-18页 |
| ·图像传感器的选择 | 第16页 |
| ·CIS 工作原理及组成结构 | 第16-18页 |
| ·系统核心处理单元 | 第18-19页 |
| ·时序控制单元 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 3. 采集系统硬件设计与实现 | 第21-43页 |
| ·系统主要器件介绍 | 第21页 |
| ·电源管理电路设计 | 第21-23页 |
| ·电源管理芯片的选择 | 第22页 |
| ·电源电路设计 | 第22-23页 |
| ·系统时钟电路设计 | 第23-25页 |
| ·时钟芯片选择 | 第23-24页 |
| ·时钟电路设计 | 第24-25页 |
| ·系统存储器电路设计 | 第25-28页 |
| ·DDR2 SDRAM 电路设计 | 第25-27页 |
| ·FLASH 电路设计 | 第27-28页 |
| ·EEPROM 电路设计 | 第28页 |
| ·JTAG 接口电路设计 | 第28-30页 |
| ·单片机JTAG 电路设计 | 第28-29页 |
| ·DM648 JTAG 电路设计 | 第29-30页 |
| ·千兆以太网电路设计 | 第30-32页 |
| ·高速采集模块电路设计 | 第32-37页 |
| ·采集输入模块的设计 | 第32-33页 |
| ·采集数据EDMA 传输 | 第33-36页 |
| ·采集输出模块设计 | 第36-37页 |
| ·PCB 板设计 | 第37-41页 |
| ·PCB 简介 | 第37页 |
| ·板层设计 | 第37-38页 |
| ·PCB 元件布局 | 第38-39页 |
| ·高速PCB 时钟布线 | 第39-40页 |
| ·检查原理图注意事项 | 第40-41页 |
| ·本章小结 | 第41-43页 |
| 4. 系统基础驱动程序设计 | 第43-57页 |
| ·电源检测 | 第43-44页 |
| ·MSP430 单片机的软件设计 | 第44-45页 |
| ·PLL 时钟配置 | 第45-46页 |
| ·电源与休眠控制器(PSC) | 第46页 |
| ·DDR2 存储器的调试 | 第46-48页 |
| ·存储器的初始化 | 第47页 |
| ·存储器的数据测试 | 第47-48页 |
| ·FLASH 存储器的调试 | 第48-53页 |
| ·FLASH 芯片的擦除 | 第48-50页 |
| ·FLASH 芯片的写数据 | 第50-51页 |
| ·DSP648 自启动软件设计 | 第51-53页 |
| ·图像采集的软件设计 | 第53-54页 |
| ·调试注意事项 | 第54-55页 |
| ·本章小结 | 第55-57页 |
| 5. 系统调试实验结果 | 第57-63页 |
| ·系统上电顺序 | 第57-58页 |
| ·时钟芯片输出时钟 | 第58-59页 |
| ·汉字和图片显示 | 第59-61页 |
| ·数据采集显示结果 | 第61页 |
| ·本章小结 | 第61-63页 |
| 6. 总结和展望 | 第63-64页 |
| ·总结 | 第63页 |
| ·后续工作展望 | 第63-64页 |
| 参考文献 | 第64-68页 |
| 致谢 | 第68页 |