致谢 | 第1-5页 |
摘要 | 第5-6页 |
Abstract | 第6-7页 |
目录 | 第7-9页 |
第一章 绪论 | 第9-18页 |
·研究意义和应用背景 | 第9-13页 |
·课题的研究意义 | 第9-10页 |
·课题的应用背景 | 第10-12页 |
·课题的应用实例分析 | 第12-13页 |
·国内外研究现状和发展 | 第13-16页 |
·视频处理硬件平台的发展 | 第13-14页 |
·视频编解码技术的发展 | 第14-16页 |
·本文工作及章节安排 | 第16-18页 |
第二章 双 DSP视频处理系统的总体设计 | 第18-26页 |
·视频处理系统的设计指标 | 第18-20页 |
·视频处理系统的方案选择 | 第20-24页 |
·系统架构的选择 | 第20-21页 |
·主要芯片的选择 | 第21-24页 |
·视频处理系统的总体设计 | 第24-25页 |
·本章小结 | 第25-26页 |
第三章 双DSP视频处理系统的模块设计 | 第26-43页 |
·系统存储器模块设计 | 第26-31页 |
·DDR2 SDRAM设计 | 第26-30页 |
·NAND FLASH设计 | 第30-31页 |
·视频接口设计 | 第31-33页 |
·系统调试模块设计 | 第33-34页 |
·系统各I/O模块设计 | 第34-36页 |
·以太网接口设计 | 第34-35页 |
·I2C接口设计 | 第35-36页 |
·UART接口设计 | 第36页 |
·其他I/O接口设计 | 第36页 |
·双系统通信模块设计 | 第36-38页 |
·系统电源和复位模块设计 | 第38-40页 |
·电源模块设计 | 第38-39页 |
·复位模块设计 | 第39-40页 |
·PCB设计 | 第40-42页 |
·本章小结 | 第42-43页 |
第四章 TI Davinci平台的软件开发 | 第43-57页 |
·TI Davinci技术介绍 | 第43-45页 |
·Davinci技术的内涵 | 第43-45页 |
·Davinci系统结构 | 第45页 |
·xDAIS/xDM算法标准 | 第45-52页 |
·xDAIS算法标准的目标和要求 | 第46页 |
·xDAIS算法标准的规范 | 第46-47页 |
·xDAIS算法标准接口 | 第47-51页 |
·xDM算法标准 | 第51-52页 |
·Codec Engine框架 | 第52-55页 |
·Codec Engine的特点 | 第52-53页 |
·Codec Engine的位置和运行机制 | 第53-55页 |
·Davinci软件开发的步骤 | 第55-56页 |
·标准开发模式 | 第55-56页 |
·非标准开发模式 | 第56页 |
·本章小结 | 第56-57页 |
第五章 AVS视频解码器在Davinci平台上的实现与优化 | 第57-84页 |
·解码器程序结构的调整 | 第57-61页 |
·解码器数据流程 | 第57-59页 |
·初始化操作 | 第59-60页 |
·加入帧字节数统计功能 | 第60-61页 |
·解码器算法接口(IALG)的实现 | 第61-65页 |
·数据结构的修改和增加 | 第61-62页 |
·接口函数的实现 | 第62-65页 |
·解码器DMA接口(IDMA3)接口的实现 | 第65-71页 |
·标记需要使用的DMA资源 | 第66页 |
·接口函数的实现 | 第66-68页 |
·通过IDMA3接口和ACPY3接口使用DMA | 第68-71页 |
·解码器的cache使用和空间分配的优化 | 第71-76页 |
·cache的使用目的和基本原理 | 第71页 |
·C64X+DSP的cache结构 | 第71-72页 |
·外部内存地址的Cacheability | 第72页 |
·使用cache提高算法效率 | 第72-74页 |
·cache优化与空间分配 | 第74-76页 |
·解码器的DMA性能优化 | 第76-80页 |
·使用更高效的传输函数 | 第76-77页 |
·通过细化分类减少通道配置次数 | 第77-79页 |
·使用全局变量减少参数传递开销 | 第79-80页 |
·解码器性能分析 | 第80-83页 |
·解码器的测试方法 | 第80-81页 |
·测试结果 | 第81-83页 |
·总结与进一步优化的方向 | 第83页 |
·本章小结 | 第83-84页 |
第六章 总结与展望 | 第84-85页 |
研究生期间的科研工作 | 第85-86页 |
参考文献 | 第86-88页 |
致谢 | 第88页 |