摘要 | 第5-7页 |
abstract | 第7-8页 |
缩略词表 | 第15-17页 |
第一章 绪论 | 第17-21页 |
1.1 论文的研究背景和意义 | 第17-18页 |
1.2 基于TMS320C6670的实现平台概述 | 第18页 |
1.3 论文的主要研究内容和创新 | 第18-19页 |
1.4 论文的结构与内容安排 | 第19-21页 |
第二章 PUCCH信道关键技术研究及定点实现 | 第21-51页 |
2.1 LTE物理层协议概述 | 第21-23页 |
2.1.1 TDD-LTE系统无线帧结构 | 第21-23页 |
2.1.2 LTE系统上行物理信道 | 第23页 |
2.2 PUCCH信道浮点仿真链路搭建 | 第23-44页 |
2.2.1 PUCCH发射端浮点链路搭建 | 第23-36页 |
2.2.2 PUCCH接收端浮点链路搭建 | 第36-43页 |
2.2.3 PUCCH在AWGN信道下的仿真性能 | 第43-44页 |
2.3 PUCCH信道基于TMS320C6670的定点实现 | 第44-50页 |
2.3.1 PUCCH信道发射端定点实现 | 第44-47页 |
2.3.2 PUCCH信道接收端定点实现 | 第47-49页 |
2.3.3 基于MATLAB信道的定点链路性能测试 | 第49-50页 |
2.4 本章小结 | 第50-51页 |
第三章 PUCCH信道定点链路试验中网口发送和接收技术研究 | 第51-82页 |
3.1 TMS320C6670中多核导航器结构概述 | 第51-59页 |
3.1.1 多核导航初始化 | 第54-58页 |
3.1.2 多核导航的发送和接收流程 | 第58-59页 |
3.2 TMS320C6670中网络协处理器的研究 | 第59-69页 |
3.2.1 NETCP结构概述 | 第60-62页 |
3.2.2 EthernetSwitch模块 | 第62-69页 |
3.2.3 串行千兆媒体独立接口(SGMII) | 第69页 |
3.3 TMS320C6670和上位机网口通信设计 | 第69-79页 |
3.3.1 上位机端的设计 | 第70-74页 |
3.3.2 DSP端的设计 | 第74-77页 |
3.3.3 连通性测试 | 第77-79页 |
3.4 TMS320C6670和上位机间网络接口速率测试 | 第79-81页 |
3.4.1 DSP端网口接收速率测试 | 第79-80页 |
3.4.2 DSP端网口发送速率测试 | 第80-81页 |
3.5 本章小结 | 第81-82页 |
第四章 基于TDD-LTE试验样机的PUCCH链路级测试 | 第82-90页 |
4.1 TDD-LTE链路级测试环境搭建 | 第82-83页 |
4.1.1 物理信道链路级测试原理 | 第82页 |
4.1.2 试验样机的硬件结构 | 第82-83页 |
4.2 基于TDD-LTE试验样机的性能测试 | 第83-86页 |
4.3 典型问题及分析 | 第86-89页 |
4.3.1 缓存设计及一致性 | 第86-88页 |
4.3.2 高速率传输 | 第88-89页 |
4.4 本章小结 | 第89-90页 |
第五章 总结与展望 | 第90-92页 |
5.1 本文主要工作及贡献 | 第90页 |
5.2 下一步工作建议及研究方向 | 第90-92页 |
致谢 | 第92-93页 |
参考文献 | 第93-95页 |
个人简历 | 第95-96页 |
附录 | 第96-98页 |