摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-12页 |
1.1 研究背景及意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-11页 |
1.2.1 PCI总线的研究现状 | 第10页 |
1.2.2 代码插桩技术的研究现状 | 第10页 |
1.2.3 多信号模型技术的研究现状 | 第10-11页 |
1.3 本文的主要内容及组织结构 | 第11-12页 |
第二章 数据采集卡逻辑设计与实现 | 第12-31页 |
2.1 逻辑总体方案设计 | 第12-14页 |
2.2 CPLD逻辑设计 | 第14-17页 |
2.2.1 CPLD控制器模块 | 第14-15页 |
2.2.2 CPLD数据处理模块 | 第15-17页 |
2.3 FPGA逻辑设计 | 第17-29页 |
2.3.1 PCI 9054控制器 | 第18-22页 |
2.3.2 SDRAM控制器 | 第22-26页 |
2.3.3 时钟分频器模块 | 第26-27页 |
2.3.4 CPLD控制器模块 | 第27-28页 |
2.3.5 控制协调器模块 | 第28-29页 |
2.4 本章小结 | 第29-31页 |
第三章 数据采集卡上层软件设计与实现 | 第31-38页 |
3.1 数据采集卡上层软件设计总体方案 | 第31页 |
3.2 PLX_SDK的应用和板卡驱动 | 第31-34页 |
3.2.1 PLX_SDK的驱动应用 | 第32页 |
3.2.2 PLX_SDK配置PCI 9054 | 第32-34页 |
3.3 图形化程序编写 | 第34-36页 |
3.4 本章小结 | 第36-38页 |
第四章 代码插桩与多信号模型联合测试性分析方法 | 第38-54页 |
4.1 总体方案设计 | 第38-39页 |
4.2 代码插桩技术简介 | 第39-40页 |
4.2.1 代码插桩技术概述 | 第39页 |
4.2.2 代码插桩具体方法 | 第39-40页 |
4.3 代码插桩技术应用于可编程逻辑器件可测性设计 | 第40-47页 |
4.3.1 单个文件的插桩 | 第41-42页 |
4.3.2 always代码模块插桩 | 第42-44页 |
4.3.3 assign代码模块插桩 | 第44页 |
4.3.4 总故障代码流输出 | 第44-46页 |
4.3.5 故障代码的捕获和观察 | 第46-47页 |
4.4 多信号模型技术 | 第47-51页 |
4.4.1 模型形式化的定义和表示 | 第47-49页 |
4.4.2 多信号模型可测性分析示例 | 第49-51页 |
4.5 多信号模型技术应用于可编程逻辑器件可测性设计 | 第51-52页 |
4.6 本章小结 | 第52-54页 |
第五章 采集卡和可测性设计方法的实验验证 | 第54-61页 |
5.1 PCI数据采集卡 | 第54-55页 |
5.1.1 数据采集卡调试 | 第54页 |
5.1.2 数据采集卡功能验证 | 第54-55页 |
5.2 可测性设计方法在PCI数据采集卡中的实例应用 | 第55-60页 |
5.2.1 PCI数据采集卡可测性设计硬件和代码插桩方案 | 第56-57页 |
5.2.2 PCI数据采集卡多信号模型的建立 | 第57-59页 |
5.2.3 数据分析和结论 | 第59-60页 |
5.3 本章小结 | 第60-61页 |
第六章 总结与展望 | 第61-63页 |
6.1 本文主要取得的成果 | 第61页 |
6.2 下一步工作展望 | 第61-63页 |
致谢 | 第63-64页 |
参考文献 | 第64-66页 |
附录 | 第66-67页 |
攻硕期间取得的研究成果 | 第67-68页 |