首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

可编程逻辑器件的可测性设计与验证平台的搭建

摘要第5-6页
Abstract第6页
第一章 绪论第9-12页
    1.1 研究背景及意义第9-10页
    1.2 国内外研究现状第10-11页
        1.2.1 PCI总线的研究现状第10页
        1.2.2 代码插桩技术的研究现状第10页
        1.2.3 多信号模型技术的研究现状第10-11页
    1.3 本文的主要内容及组织结构第11-12页
第二章 数据采集卡逻辑设计与实现第12-31页
    2.1 逻辑总体方案设计第12-14页
    2.2 CPLD逻辑设计第14-17页
        2.2.1 CPLD控制器模块第14-15页
        2.2.2 CPLD数据处理模块第15-17页
    2.3 FPGA逻辑设计第17-29页
        2.3.1 PCI 9054控制器第18-22页
        2.3.2 SDRAM控制器第22-26页
        2.3.3 时钟分频器模块第26-27页
        2.3.4 CPLD控制器模块第27-28页
        2.3.5 控制协调器模块第28-29页
    2.4 本章小结第29-31页
第三章 数据采集卡上层软件设计与实现第31-38页
    3.1 数据采集卡上层软件设计总体方案第31页
    3.2 PLX_SDK的应用和板卡驱动第31-34页
        3.2.1 PLX_SDK的驱动应用第32页
        3.2.2 PLX_SDK配置PCI 9054第32-34页
    3.3 图形化程序编写第34-36页
    3.4 本章小结第36-38页
第四章 代码插桩与多信号模型联合测试性分析方法第38-54页
    4.1 总体方案设计第38-39页
    4.2 代码插桩技术简介第39-40页
        4.2.1 代码插桩技术概述第39页
        4.2.2 代码插桩具体方法第39-40页
    4.3 代码插桩技术应用于可编程逻辑器件可测性设计第40-47页
        4.3.1 单个文件的插桩第41-42页
        4.3.2 always代码模块插桩第42-44页
        4.3.3 assign代码模块插桩第44页
        4.3.4 总故障代码流输出第44-46页
        4.3.5 故障代码的捕获和观察第46-47页
    4.4 多信号模型技术第47-51页
        4.4.1 模型形式化的定义和表示第47-49页
        4.4.2 多信号模型可测性分析示例第49-51页
    4.5 多信号模型技术应用于可编程逻辑器件可测性设计第51-52页
    4.6 本章小结第52-54页
第五章 采集卡和可测性设计方法的实验验证第54-61页
    5.1 PCI数据采集卡第54-55页
        5.1.1 数据采集卡调试第54页
        5.1.2 数据采集卡功能验证第54-55页
    5.2 可测性设计方法在PCI数据采集卡中的实例应用第55-60页
        5.2.1 PCI数据采集卡可测性设计硬件和代码插桩方案第56-57页
        5.2.2 PCI数据采集卡多信号模型的建立第57-59页
        5.2.3 数据分析和结论第59-60页
    5.3 本章小结第60-61页
第六章 总结与展望第61-63页
    6.1 本文主要取得的成果第61页
    6.2 下一步工作展望第61-63页
致谢第63-64页
参考文献第64-66页
附录第66-67页
攻硕期间取得的研究成果第67-68页

论文共68页,点击 下载论文
上一篇:异向介质在微波器件中的性能及应用研究
下一篇:兼容ISO 18000-6C标准的物联网标签芯片关键功能模块设计