基于FLASH的四通道同步记录仪的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-10页 |
1 绪论 | 第10-16页 |
·课题研究的背景及意义 | 第10-11页 |
·数据记录仪的应用及发展趋势 | 第11-13页 |
·数据记录仪的应用 | 第11-13页 |
·数据记录仪的发展趋势 | 第13页 |
·数据记录的关键技术分析 | 第13-14页 |
·本论文主要完成的工作 | 第14-16页 |
2 记录仪的总体设计 | 第16-24页 |
·记录仪的技术指标及功能要求 | 第16-17页 |
·高、低速两种记录仪的技术指标 | 第16-17页 |
·高、低速两种记录仪的功能要求 | 第17页 |
·记录仪总体设计 | 第17-21页 |
·设计原则 | 第17页 |
·结构设计 | 第17-18页 |
·两种记录仪电路模块方案 | 第18-19页 |
·工作状态设计 | 第19-21页 |
·软件结构设计 | 第21页 |
·系统核心控制器件的选择 | 第21-24页 |
·可编程逻辑器件的选择 | 第22页 |
·单片机的选择 | 第22-24页 |
3 信号传输通道及信号采集 | 第24-37页 |
·信号适配及调理 | 第24-29页 |
·输入阻抗 | 第24-26页 |
·增益可调节 | 第26-27页 |
·抗混叠滤波 | 第27-29页 |
·四通道信号同步采集 | 第29-37页 |
·A DC 选择 | 第31-32页 |
·采样时序控制 | 第32-34页 |
·采样频率调节 | 第34-35页 |
·采样时间控制 | 第35-37页 |
4 基于FLASH的数据存储 | 第37-51页 |
·FLASH芯片的选型 | 第37-39页 |
·基于SRAM缓存的数据存储 | 第39-44页 |
·高速采集FLASH存储电路 | 第40-41页 |
·CPLD逻辑控制 | 第41-42页 |
·单片机程序控制 | 第42-44页 |
·基于FIFO缓存的数据存储 | 第44-51页 |
·低速采集FLASH存储电路 | 第44-46页 |
·四路同步信号存入FIFO的时序控制 | 第46-48页 |
·FIFO读写速度匹配问题的解决 | 第48-51页 |
5 系统功能设计的关键技术 | 第51-63页 |
·多次重触发 | 第51-56页 |
·系统触发电路 | 第51-52页 |
·触发通道及触发电平可调 | 第52-53页 |
·多次试验采集功能的实现 | 第53-56页 |
·负延迟的实现 | 第56-57页 |
·U SB 通信接口 | 第57-63页 |
·USB 接口电路 | 第57-60页 |
·USB 通信程序设计 | 第60-63页 |
6 记录仪软件设计 | 第63-70页 |
·软件功能概述 | 第63页 |
·多种参数的管理 | 第63-64页 |
·测试数据的管理 | 第64-67页 |
·定长数据的存储 | 第64-66页 |
·可变数据长度的存储 | 第66-67页 |
·数据文件存储 | 第67-70页 |
7 记录仪功能测试及结果 | 第70-80页 |
·四通道同步采集功能验证 | 第70-71页 |
·采样频率可调节性验证 | 第71-72页 |
·多次重触发功能的验证 | 第72-75页 |
·负延迟功能的验证 | 第75-77页 |
·信号记录时间验证 | 第77-80页 |
8 总结 | 第80-81页 |
参考文献 | 第81-84页 |
攻读硕士学位期间发表的论文及所取得的研究成果 | 第84-85页 |
致谢 | 第85页 |