嵌入式智能数字测试仪的研究
| 摘要 | 第4-6页 |
| Abstract | 第6-7页 |
| 1. 引言 | 第12-18页 |
| 1.1 研究背景 | 第12-13页 |
| 1.2 国内外研究现状 | 第13-16页 |
| 1.3 研究内容与章节安排 | 第16-18页 |
| 2. 总体设计 | 第18-26页 |
| 2.1 需求分析 | 第18-21页 |
| 2.1.1 功能需求 | 第19页 |
| 2.1.2 性能需求 | 第19-21页 |
| 2.2 详细设计 | 第21-25页 |
| 2.3 本章小结 | 第25-26页 |
| 3. 硬件实现 | 第26-54页 |
| 3.1 主要器件选择 | 第26-33页 |
| 3.1.1 FPGA 的选型 | 第26-27页 |
| 3.1.2 DSP 的选型 | 第27-31页 |
| 3.1.3 ADC 器件的选型 | 第31-32页 |
| 3.1.4 万用表芯片的选型 | 第32-33页 |
| 3.2 示波器模块 | 第33-39页 |
| 3.2.1 前端信号调理 | 第33页 |
| 3.2.2 触发电路 | 第33-36页 |
| 3.2.3 A/D 转换电路 | 第36-39页 |
| 3.3 万用表模块 | 第39-44页 |
| 3.3.1 基本电路 | 第39-42页 |
| 3.3.2 光电转换电路 | 第42页 |
| 3.3.3 寄存器与锁存器电路 | 第42-44页 |
| 3.4 存储模块 | 第44-47页 |
| 3.4.1 FPGA 存储电路 | 第44-46页 |
| 3.4.2 DSP 存储电路 | 第46-47页 |
| 3.5 控制与处理模块 | 第47-51页 |
| 3.5.1 时钟及时序产生电路 | 第47-49页 |
| 3.5.2 串行总线控制器 | 第49-50页 |
| 3.5.3 NiosⅡ软核控制模块 | 第50-51页 |
| 3.5.4 DSP 与 FPGA 通讯控制 | 第51页 |
| 3.6 电源模块 | 第51-53页 |
| 3.7 本章小结 | 第53-54页 |
| 4. 软件设计与实现 | 第54-70页 |
| 4.1 人机交互软件的设计与实现 | 第54-64页 |
| 4.1.1 虚拟示波器操作面板 | 第54-60页 |
| 4.1.2 虚拟万用表操作面板 | 第60-64页 |
| 4.2 嵌入式数据处理的软件设计与实现 | 第64-70页 |
| 4.2.1 滤波算法 | 第64-66页 |
| 4.2.2 三次样条插值算法 | 第66-70页 |
| 5. 测试与分析 | 第70-74页 |
| 5.1 测试指标 | 第70-71页 |
| 5.2 功能测试 | 第71页 |
| 5.3 结果分析 | 第71-74页 |
| 6. 总结与展望 | 第74-76页 |
| 6.1 总结 | 第74-75页 |
| 6.2 展望 | 第75-76页 |
| 参考文献 | 第76-81页 |
| 致谢 | 第81-83页 |
| 攻读硕士学位期间研究成果 | 第83页 |