| 致谢 | 第4-5页 |
| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 1 绪论 | 第10-16页 |
| 1.1 课题背景和意义 | 第10-11页 |
| 1.2 高级生产力开发技术 | 第11-12页 |
| 1.3 基于FPGA图像处理的国内外研究现状 | 第12-13页 |
| 1.4 论文研究的内容 | 第13-16页 |
| 1.4.1 主要研究内容 | 第13页 |
| 1.4.2 章节结构 | 第13-16页 |
| 2 FPGA概述 | 第16-30页 |
| 2.1 FPGA发展现状 | 第16-18页 |
| 2.2 FPGA一般开发流程 | 第18-25页 |
| 2.2.1 FPGA芯片结构 | 第18-20页 |
| 2.2.2 流水线设计 | 第20-21页 |
| 2.2.3 并行处理 | 第21-25页 |
| 2.3 FPGA高级开发技术现状和趋势 | 第25-29页 |
| 2.4 本章小结 | 第29-30页 |
| 3 高级生产力开发技术 | 第30-50页 |
| 3.1 基于System Generator的DSP系统设计 | 第30-35页 |
| 3.1.1 System Generator的特点 | 第31页 |
| 3.1.2 Xilinx Blockset库 | 第31-32页 |
| 3.1.3 生成Verilog或VHDL代码 | 第32-33页 |
| 3.1.4 system generator设计流程 | 第33-35页 |
| 3.1.5 System Generator的缺点 | 第35页 |
| 3.2 Vivado系统级设计 | 第35-47页 |
| 3.2.1 HLS设计的基本流程 | 第35-37页 |
| 3.2.2 HLS的C语言到RTL的综合过程 | 第37-38页 |
| 3.2.3 HLS实现图像算法三种存储结构 | 第38-46页 |
| 3.2.4 Vivado HLS的优化策略 | 第46-47页 |
| 3.3 本章小结 | 第47-50页 |
| 4 Zynq处理系统硬件加速器的设计 | 第50-66页 |
| 4.1 HLS综合流程及结果 | 第50-53页 |
| 4.2 创建加速器从属接口 | 第53-64页 |
| 4.3 本章小结 | 第64-66页 |
| 5 HLS在火焰检测算法中的应用 | 第66-74页 |
| 5.1 火焰检测研究的背景和意义 | 第66-68页 |
| 5.2 单帧图像算法的研究 | 第68-74页 |
| 5.2.1 图像算法的研究 | 第68-69页 |
| 5.2.2 面积和速度转换思想 | 第69-71页 |
| 5.2.3 Vivado HLS实现结果 | 第71-74页 |
| 6 总结与展望 | 第74-76页 |
| 6.1 论文总结 | 第74-75页 |
| 6.2 工作展望 | 第75-76页 |
| 参考文献 | 第76-78页 |
| 附录 | 第78-88页 |
| 在校期间发表的论文及研究成果 | 第88页 |