摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第10-16页 |
1.1 差错控制编码 | 第10-11页 |
1.2 LDPC码的发展 | 第11-13页 |
1.3 课题来源 | 第13-14页 |
1.4 论文结构 | 第14-16页 |
第二章 LDPC码与迭代译码算法 | 第16-31页 |
2.1 LDPC码的定义与分类 | 第16-17页 |
2.2 LDPC码的图形表示 | 第17-20页 |
2.3 最大似然译码 | 第20-21页 |
2.4 和积译码算法 | 第21-29页 |
2.4.1 SPA概述 | 第21-23页 |
2.4.2 重复码MAP译码器和APP处理器 | 第23-24页 |
2.4.3 单奇偶校验码MAP译码器和APP处理器 | 第24-26页 |
2.4.4 Gallager SPA译码器 | 第26-29页 |
2.5 最小和译码算法 | 第29-30页 |
2.6 本章小结 | 第30-31页 |
第三章 基于本原域的准循环LDPC码构造 | 第31-53页 |
3.1 有限域 | 第31-35页 |
3.2 准循环码 | 第35-42页 |
3.3 一种基于本原域的准循环LDPC码构造方法 | 第42-44页 |
3.4 一种基于生成元集合的准循环LDPC码构造方法 | 第44-45页 |
3.5 一种基于两个生成元的准循环LDPC码构造方法 | 第45-47页 |
3.6 仿真与性能分析 | 第47-52页 |
3.6.1 对基于生成元集合构造的码进行仿真 | 第47-50页 |
3.6.2 对基于两个生成元构造的码进行仿真 | 第50-52页 |
3.7 本章小结 | 第52-53页 |
第四章 基于有限域的准循环LDPC码构造 | 第53-65页 |
4.1 一种基于有限域的准循环LDPC码构造方法 | 第53-55页 |
4.2 一种基于乘群生成元的准循环LDPC码构造方法 | 第55-57页 |
4.3 一种基于本原元的准循环LDPC码构造方法 | 第57-58页 |
4.4 一种基于乘群子群的准循环LDPC码构造方法 | 第58-60页 |
4.5 仿真与性能分析 | 第60-64页 |
4.5.1 对基于乘群生成元构造的码进行仿真 | 第60-62页 |
4.5.2 对基于本原元构造的码进行仿真 | 第62-63页 |
4.5.3 对基于乘群子群构造的码进行仿真 | 第63-64页 |
4.6 本章小结 | 第64-65页 |
第五章 总结与展望 | 第65-67页 |
5.1 工作总结 | 第65-66页 |
5.2 工作展望 | 第66-67页 |
参考文献 | 第67-72页 |
附录1 缩略语表 | 第72-73页 |
致谢 | 第73-75页 |
攻读硕士学位期间发表论文及申请专利的情况 | 第75页 |