存储器访问敏感的片上网络映射算法研究
| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第1章 绪论 | 第10-14页 |
| 1.1 片上网络介绍 | 第10-11页 |
| 1.2 研究现状 | 第11-12页 |
| 1.3 本文工作 | 第12-13页 |
| 1.4 论文结构 | 第13-14页 |
| 第2章 相关技术介绍 | 第14-26页 |
| 2.1 片上网络关键技术 | 第14-18页 |
| 2.1.1 交换策略 | 第14-15页 |
| 2.1.2 路由过程中的死锁与阻塞问题分析 | 第15-17页 |
| 2.1.3 片上网络的路由算法 | 第17-18页 |
| 2.2 SDRAM背景知识 | 第18-21页 |
| 2.3 遗传算法 | 第21-24页 |
| 2.4 本章小结 | 第24-26页 |
| 第3章 映射算法的设计 | 第26-44页 |
| 3.1 问题模型描述 | 第26-29页 |
| 3.2 总体策略 | 第29-31页 |
| 3.3 优化目标和约束条件 | 第31-32页 |
| 3.4 存储器访问敏感映射算法 | 第32-43页 |
| 3.4.1 函数φ:将存储器区块绑定到中继器 | 第33-36页 |
| 3.4.2 函数ρ:路由选择 | 第36-40页 |
| 3.4.3 函数π:将任务映射到片上网络节点 | 第40-43页 |
| 3.5 本章小结 | 第43-44页 |
| 第4章 NIRGAM模拟器及其功能扩充 | 第44-56页 |
| 4.1 NIRGAM代码结构与模块划分 | 第44-48页 |
| 4.1.1 NIRGAM中的片上网络模型 | 第44-45页 |
| 4.1.2 NIRGAM的路由方式 | 第45-46页 |
| 4.1.3 NIRGAM的代码结构 | 第46-47页 |
| 4.1.4 NIRGAM的功能模块结构 | 第47-48页 |
| 4.2 NIRGAM的功能扩展 | 第48-54页 |
| 4.2.1 源节点模块设计与实现 | 第49-51页 |
| 4.2.2 存储器模块设计与实现 | 第51-54页 |
| 4.3 本章小结 | 第54-56页 |
| 第5章 实验设计与结果分析 | 第56-64页 |
| 5.1 实验设计 | 第56-59页 |
| 5.1.1 实验数据生成部分设计 | 第56-58页 |
| 5.1.2 映射算法效果验证部分设计 | 第58-59页 |
| 5.2 结果分析 | 第59-63页 |
| 5.3 本章小结 | 第63-64页 |
| 第6章 结论与未来工作 | 第64-66页 |
| 6.1 结论 | 第64页 |
| 6.2 未来工作 | 第64-66页 |
| 参考文献 | 第66-70页 |
| 致谢 | 第70-72页 |
| 攻读硕士期间科研情况 | 第72页 |