集成功率NMOSFET的锂电池保护芯片关键技术研究
| 摘要 | 第3-4页 |
| Abstract | 第4-5页 |
| 第一章 锂电池及保护电路介绍 | 第9-15页 |
| 1.1 锂电池及其发展的现状 | 第9-10页 |
| 1.1.1 锂电池的发展现状 | 第9页 |
| 1.1.2 锂电池的原理 | 第9-10页 |
| 1.2 锂电池及保护电路的性能特点 | 第10-11页 |
| 1.2.1 锂离子电池的应用优势 | 第10-11页 |
| 1.2.2 锂离子电池需要克服的难点 | 第11页 |
| 1.3 锂电池保护芯片工作原理 | 第11-13页 |
| 1.4 本论文的研究意义和研究内容 | 第13-15页 |
| 1.4.1 研究意义 | 第13页 |
| 1.4.2 研究内容 | 第13-15页 |
| 第二章 锂电池保护芯片的设计 | 第15-21页 |
| 2.1 锂电池保护芯片整体结构 | 第15-17页 |
| 2.1.1 锂电池保护芯片的整体结构 | 第15页 |
| 2.1.2 锂电池保护芯片的电路设计及优化思想 | 第15-17页 |
| 2.2 锂电池保护芯片的工作原理 | 第17-21页 |
| 2.2.1 三极管的复用 | 第17页 |
| 2.2.2 电流比较器和电压比较器 | 第17-18页 |
| 2.2.3 电压比较器的采样比较 | 第18-19页 |
| 2.2.4 电压电流比较器的延时 | 第19页 |
| 2.2.5 核心逻辑控制电路 | 第19-21页 |
| 第三章 电压比较器设计 | 第21-31页 |
| 3.1 电压比较器的结构及原理 | 第21-22页 |
| 3.1.1 电压比较器的结构 | 第21页 |
| 3.1.2 电压比较器的原理 | 第21-22页 |
| 3.2 电压比较器的开启阈值设计 | 第22-23页 |
| 3.3 温漂修调原理 | 第23-24页 |
| 3.4 四阈值迟滞特性原理 | 第24-26页 |
| 3.4.1 过充电和过放电迟滞阈值设计 | 第24-25页 |
| 3.4.2 过充电状态和过放电状态切换 | 第25-26页 |
| 3.5 比较器的指标特性仿真 | 第26-31页 |
| 3.5.1 比较器开启阈值仿真 | 第26-27页 |
| 3.5.2 比较器比较特性仿真 | 第27-29页 |
| 3.5.3 比较器其他指标仿真 | 第29-31页 |
| 第四章 电流比较器设计 | 第31-36页 |
| 4.1 电流比较器结构设计及原理 | 第31-32页 |
| 4.2 电流比较器的低功耗处理 | 第32-33页 |
| 4.3 电流比较器的特性仿真 | 第33-36页 |
| 4.3.1 电流比较器的比较特性仿真 | 第33-34页 |
| 4.3.2 电流比较器的其他特性仿真 | 第34-36页 |
| 第五章 时钟的相关设计 | 第36-43页 |
| 5.1 低功耗振荡器设计 | 第36-38页 |
| 5.1.1 环形振荡器的原理 | 第36-37页 |
| 5.1.2 环形振荡器的设计 | 第37-38页 |
| 5.2 两项非交叠时钟设计 | 第38页 |
| 5.3 延时电路设计 | 第38-40页 |
| 5.3.1 边沿触发器设计 | 第38-39页 |
| 5.3.2 两种延时的电路设计 | 第39-40页 |
| 5.4 时钟相关电路仿真 | 第40-43页 |
| 5.4.1 振荡器相关仿真 | 第40-41页 |
| 5.4.2 两项不交叠时钟特性仿真 | 第41-42页 |
| 5.4.3 两项不交叠时钟特性仿真 | 第42-43页 |
| 第六章 低功耗处理设计 | 第43-45页 |
| 6.1 复用结构的实现 | 第43页 |
| 6.2 复用结构的原理 | 第43-44页 |
| 6.3 Main Logic电路设计 | 第44-45页 |
| 第七章 功率NMOS版图设计 | 第45-51页 |
| 7.1 华夫饼式功率管版图结构特点及原理 | 第45-49页 |
| 7.1.1 华夫饼式版图结构特点 | 第45-46页 |
| 7.1.2 华夫饼式功率管版图设计 | 第46-49页 |
| 7.2 功率NMOS版图导通电阻后仿真 | 第49-51页 |
| 第八章 芯片整体电路结构 | 第51-55页 |
| 8.1 芯片整体电路设计 | 第51页 |
| 8.2 芯片整体电路仿真 | 第51-55页 |
| 第九章 总结以及展望 | 第55-57页 |
| 9.1 总结 | 第55-56页 |
| 9.2 展望 | 第56-57页 |
| 参考文献 | 第57-59页 |
| 在学期间的研究成果 | 第59-60页 |
| 致谢 | 第60页 |