摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-20页 |
1.1 研究背景和意义 | 第14-16页 |
1.2 国内外研究现状 | 第16-18页 |
1.2.1 帧率上转换研究现状 | 第16-17页 |
1.2.2 国内外并行技术研究现状 | 第17-18页 |
1.3 本文内容与创新 | 第18页 |
1.4 本文结构安排 | 第18-20页 |
第二章 并行运动估计和运动补偿算法的相关知识 | 第20-32页 |
2.1 并行计算设备 | 第20-22页 |
2.1.1 MIC架构 | 第20-21页 |
2.1.2 多核CPU | 第21-22页 |
2.2 并行编程技术 | 第22-26页 |
2.2.1 MIC编程模型 | 第22-24页 |
2.2.2 OpenMP编程技术 | 第24-26页 |
2.3 运动估计算法 | 第26-28页 |
2.3.1 块匹配运动估计原理及匹配准则 | 第26-27页 |
2.3.2 典型的块匹配运动估计算法 | 第27-28页 |
2.4 常用的运动补偿算法 | 第28-29页 |
2.5 视频后处理性能评估 | 第29-31页 |
2.6 本章小结 | 第31-32页 |
第三章 基于MIC架构的双向 3DRS运动估计算法 | 第32-50页 |
3.1 基于双向 3DRS的运动估计算法 | 第32-34页 |
3.2 基于OpenMP的双向 3DRS运动估计算法的并行性分析 | 第34-37页 |
3.3 基于多核CPU的OpenMP并行运动估计算法的实现与优化 | 第37-39页 |
3.3.1 基于多核CPU的运动估计算法的实现 | 第37-38页 |
3.3.2 基于多核CPU的运行估计算法优化 | 第38-39页 |
3.4 基于MIC架构的双向 3DRS运动估计算法实现与优化 | 第39-41页 |
3.5 实验结果与分析 | 第41-49页 |
3.5.1 实验数据与实验环境 | 第41-42页 |
3.5.2 基于多核CPU的加速性能分析 | 第42-46页 |
3.5.3 基于MIC的加速性能分析 | 第46-49页 |
3.6 本章小结 | 第49-50页 |
第四章 基于MIC架构的中值滤波运动补偿算法 | 第50-62页 |
4.1 基于中值滤波运动补偿算法 | 第50-51页 |
4.2 基于多核CPU的OpenMP并行中值滤波运动补偿算法 | 第51-53页 |
4.3 基于MIC架构的中值滤波运动补偿算法研究 | 第53-54页 |
4.4 实验结果与分析 | 第54-60页 |
4.4.1 实验环境和实验数据 | 第54-55页 |
4.4.2 质量评估 | 第55-56页 |
4.4.3 基于多核CPU的OpenMP中值滤波运动补偿加速性能分析 | 第56-57页 |
4.4.4 基于MIC架构的OpenMP中值滤波运动补偿加速性能分析 | 第57-60页 |
4.5 本章小结 | 第60-62页 |
第五章 总结与展望 | 第62-64页 |
5.1 总结 | 第62页 |
5.2 展望 | 第62-64页 |
参考文献 | 第64-69页 |
致谢 | 第69-70页 |
作者简介 | 第70-71页 |