高速低功耗嵌入式SRAM的设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 缩略语 | 第9-10页 |
| 1 绪论 | 第10-14页 |
| ·课题背景与目的 | 第10-12页 |
| ·当前研究现状 | 第12-13页 |
| ·本文的研究目标及本文组织结构 | 第13-14页 |
| 2 SRAM的基本工作原理 | 第14-30页 |
| ·SRAM的基本结构 | 第14-15页 |
| ·SRAM的数据操作分析 | 第15-17页 |
| ·SRAM存储单元工作原理 | 第17-22页 |
| ·SRAM存储单元静态容限 | 第22-24页 |
| ·SRAM读写裕度辅助电路 | 第24-29页 |
| ·本章小结 | 第29-30页 |
| 3 存储单元与译码电路设计 | 第30-43页 |
| ·存储单元的设计 | 第30-32页 |
| ·8K×32b SRAM的布局 | 第32-33页 |
| ·逻辑努力 | 第33-36页 |
| ·译码电路的设计 | 第36-41页 |
| ·译码电路的仿真 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 4 SRAM灵敏放大器和外围电路 | 第43-65页 |
| ·灵敏放大器 | 第43-48页 |
| ·灵敏放大器的时钟 | 第48-55页 |
| ·外围电路 | 第55-64页 |
| ·本章小结 | 第64-65页 |
| 5 电路版图设计及仿真结果 | 第65-72页 |
| ·系统版图设计 | 第65-67页 |
| ·系统整体仿真 | 第67-72页 |
| 6 总结与展望 | 第72-74页 |
| ·全文总结 | 第72-73页 |
| ·工作展望 | 第73-74页 |
| 7 致谢 | 第74-75页 |
| 参考文献 | 第75-79页 |
| 附录 攻读硕士期间发表的论文 | 第79页 |