首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

高速低功耗嵌入式SRAM的设计

摘要第1-5页
Abstract第5-9页
缩略语第9-10页
1 绪论第10-14页
   ·课题背景与目的第10-12页
   ·当前研究现状第12-13页
   ·本文的研究目标及本文组织结构第13-14页
2 SRAM的基本工作原理第14-30页
   ·SRAM的基本结构第14-15页
   ·SRAM的数据操作分析第15-17页
   ·SRAM存储单元工作原理第17-22页
   ·SRAM存储单元静态容限第22-24页
   ·SRAM读写裕度辅助电路第24-29页
   ·本章小结第29-30页
3 存储单元与译码电路设计第30-43页
   ·存储单元的设计第30-32页
   ·8K×32b SRAM的布局第32-33页
   ·逻辑努力第33-36页
   ·译码电路的设计第36-41页
   ·译码电路的仿真第41-42页
   ·本章小结第42-43页
4 SRAM灵敏放大器和外围电路第43-65页
   ·灵敏放大器第43-48页
   ·灵敏放大器的时钟第48-55页
   ·外围电路第55-64页
   ·本章小结第64-65页
5 电路版图设计及仿真结果第65-72页
   ·系统版图设计第65-67页
   ·系统整体仿真第67-72页
6 总结与展望第72-74页
   ·全文总结第72-73页
   ·工作展望第73-74页
7 致谢第74-75页
参考文献第75-79页
附录 攻读硕士期间发表的论文第79页

论文共79页,点击 下载论文
上一篇:可配置SHA-2系列算法和SHA-3(BLAKE-32)算法的硬件实现
下一篇:单元级联型多电平高压变频器的研究