解释型指令集全系统仿真器的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-14页 |
·课题背景及来源 | 第8-9页 |
·国内外研究现状 | 第9-13页 |
·本文研究内容与组织结构 | 第13-14页 |
2 指令集仿真器仿真技术 | 第14-23页 |
·指令集仿真理论 | 第14-15页 |
·指令集仿真器分类 | 第15-22页 |
·本章小结 | 第22-23页 |
3 共享块级 cache 解释型指令集仿真器设计 | 第23-37页 |
·仿真器概述 | 第23页 |
·目标机指令集指令分类 | 第23-26页 |
·指令模型的抽象接口 | 第26-28页 |
·块级 cache 表 | 第28-32页 |
·共享译码结果内存池 | 第32-34页 |
·仿真器的工作流程 | 第34-36页 |
·本章小结 | 第36-37页 |
4 仿真器测试实验平台及性能分析 | 第37-58页 |
·IISimulator 的总体结构 | 第37-38页 |
·处理器内核状态模型 | 第38-40页 |
·MMU 模型 | 第40-43页 |
·Exception 模型 | 第43-45页 |
·外设模型 | 第45-46页 |
·时钟模型 | 第46-47页 |
·测试及性能分析 | 第47-57页 |
·本章小结 | 第57-58页 |
5 总结与展望 | 第58-60页 |
·本文主要工作 | 第58-59页 |
·进一步研究方向 | 第59-60页 |
致谢 | 第60-61页 |
参考文献 | 第61-66页 |
附录 攻读学位期间发表论文目录 | 第66页 |