基于ADSP-TS201S的实时ISAR成像技术研究与实现
摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
第一章 绪论 | 第12-17页 |
·课题背景与意义 | 第12-13页 |
·国内外研究现状 | 第13-15页 |
·本文的主要工作与结构安排 | 第15-17页 |
第二章 多DSP 并行处理基础 | 第17-32页 |
·引言 | 第17页 |
·DSP 芯片介绍及选取 | 第17-21页 |
·DSP 芯片介绍 | 第17-18页 |
·DSP 芯片选取 | 第18-21页 |
·软件开发环境 | 第21-23页 |
·多DSP 并行处理技术 | 第23-31页 |
·并行处理技术基础 | 第23-24页 |
·加速比性能定理 | 第24-25页 |
·影响并行处理机性能的因素 | 第25-31页 |
·本章小结 | 第31-32页 |
第三章 实时ISAR 成像算法研究 | 第32-53页 |
·引言 | 第32页 |
·ISAR 成像原理 | 第32-36页 |
·ISAR 成像基本原理 | 第32-34页 |
·运动补偿原理 | 第34-35页 |
·成像质量评价函数 | 第35-36页 |
·距离对准算法 | 第36-46页 |
·相邻互相关法 | 第37-38页 |
·最小熵法 | 第38-39页 |
·改进的距离对准算法 | 第39-46页 |
·相位补偿算法 | 第46-51页 |
·常用相位补偿算法 | 第47-50页 |
·不同相位补偿算法的综合比较 | 第50-51页 |
·本章小结 | 第51-53页 |
第四章 实时ISAR 成像技术及工程实现 | 第53-75页 |
·引言 | 第53页 |
·三个层次的并行处理技术 | 第53-56页 |
·程序任务级并行 | 第53-54页 |
·指令间并行 | 第54-55页 |
·指令内并行 | 第55-56页 |
·实时ISAR 成像硬件平台 | 第56-57页 |
·软件设计 | 第57-69页 |
·需求分析 | 第57-58页 |
·任务划分与分配 | 第58-60页 |
·软件编程 | 第60-63页 |
·三个层次并行处理技术的实现 | 第63-66页 |
·软件的实时性改进 | 第66-69页 |
·实时ISAR 成像结果 | 第69-71页 |
·多DSP 的自启动设计 | 第71-74页 |
·本章小结 | 第74-75页 |
第五章 结束语 | 第75-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-81页 |
作者在学期间取得的学术成果 | 第81页 |