基于加窗插值FFT的电力谐波检测技术研究
| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 第一章 绪论 | 第11-14页 |
| ·课题研究的背景及意义 | 第11页 |
| ·国内外发展的现状 | 第11-12页 |
| ·国内发展状况 | 第11-12页 |
| ·国外发展状况 | 第12页 |
| ·谐波检测的目的及意义 | 第12-13页 |
| ·课题的内容结构 | 第13-14页 |
| 第二章 谐波检测的理论根据 | 第14-30页 |
| ·谐波的定义 | 第14-15页 |
| ·电能参数指标 | 第15-16页 |
| ·谐波测量的常用算法 | 第16-17页 |
| ·FFT 算法原理 | 第17-21页 |
| ·基于加窗插值的FFT 算法 | 第21-29页 |
| ·加窗插值的FFT算法原理 | 第21-25页 |
| ·加窗插值的FFT算法仿真 | 第25-29页 |
| ·本章小结 | 第29-30页 |
| 第三章 系统硬件设计 | 第30-40页 |
| ·系统硬件总体结构 | 第30-31页 |
| ·系统的核心硬件开发环境 | 第31页 |
| ·信号调理电路 | 第31-35页 |
| ·互感器电路 | 第31-32页 |
| ·抗混叠电路 | 第32-33页 |
| ·A/D输入前端信号调理电路 | 第33-34页 |
| ·基波信号调理电路 | 第34-35页 |
| ·A/D 采样器与FPGA 的连接电路 | 第35-36页 |
| ·A/D采样器的选用 | 第35-36页 |
| ·A/D采样器与FPGA的接口电路 | 第36页 |
| ·其他硬件电路 | 第36-39页 |
| ·电源电路 | 第36-37页 |
| ·时钟电路 | 第37页 |
| ·按键与显示电路 | 第37-39页 |
| ·复位按键电路 | 第39页 |
| ·本章小结 | 第39-40页 |
| 第四章 系统软件设计 | 第40-59页 |
| ·软件总体设计 | 第40-41页 |
| ·软件开发环境 | 第41页 |
| ·测频模块设计 | 第41-43页 |
| ·数字锁相环倍频模块DPLL 设计 | 第43-44页 |
| ·鉴相器sjx | 第43页 |
| ·环路滤波器shlb | 第43页 |
| ·数控振荡器skzd | 第43-44页 |
| ·数字锁相环倍频模块DPLL电路仿真 | 第44页 |
| ·A/D 控制采样状态机设计 | 第44-46页 |
| ·输入缓冲 | 第46-49页 |
| ·FIFO的定制 | 第46-47页 |
| ·输入缓冲的实现 | 第47-49页 |
| ·ROM 加窗处理 | 第49-52页 |
| ·ROM的定制 | 第49-50页 |
| ·窗函数的mif文件 | 第50-52页 |
| ·加窗处理的实现 | 第52页 |
| ·FFT 处理模块 | 第52-56页 |
| ·FFT IP核 | 第53-54页 |
| ·FFT IP核定制 | 第54-55页 |
| ·FFT处理模块的功能实现 | 第55-56页 |
| ·键盘和显示模块 | 第56-58页 |
| ·本章小结 | 第58-59页 |
| 第五章 实验结果及误差分析 | 第59-63页 |
| ·实验结果 | 第59-61页 |
| ·误差分析 | 第61-62页 |
| ·抗干扰措施 | 第62页 |
| ·本章小结 | 第62-63页 |
| 第六章 结论 | 第63-64页 |
| 参考文献 | 第64-66页 |
| 附录 系统PCB图及实物图 | 第66-68页 |
| 在学研究成果 | 第68-69页 |
| 致谢 | 第69页 |