摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第一章 绪论 | 第13-18页 |
·背景 | 第13-14页 |
·光纤传输系统 | 第13-14页 |
·数据恢复电路的作用和应用 | 第14页 |
·数据恢复电路发展概述 | 第14-15页 |
·论文创新点 | 第15-16页 |
·论文组成和安排 | 第16-18页 |
第二章 FPGA 技术及电子设计自动化(EDA) | 第18-27页 |
·FPGA 设计方法及流程 | 第18-19页 |
·FPGA 的体系结构 | 第19-20页 |
·Altera Cyclone III 系列器件结构 | 第20-24页 |
·逻辑单元(LE) | 第21-22页 |
·逻辑阵列块(LAB) | 第22页 |
·全局时钟网络和锁相环 | 第22-24页 |
·输入输出单元(IOE) | 第24页 |
·Altera 高级设计方法 | 第24-27页 |
·逻辑锁定(LogicLock) | 第25-26页 |
·底层编辑器(Chip Editor) | 第26-27页 |
第三章 数据恢复概述 | 第27-39页 |
·概述 | 第27-28页 |
·信号传输模式 | 第28-29页 |
·同步并行传输 | 第28页 |
·异步串行传输 | 第28-29页 |
·常用介质 | 第29页 |
·信号特征 | 第29-32页 |
·信号编码 | 第29-30页 |
·信号表现 | 第30-32页 |
·时钟恢复技术 | 第32-37页 |
·系统结构 | 第33-37页 |
·噪声与抖动 | 第37-39页 |
·抖动的定义 | 第37页 |
·抖动的成分 | 第37-39页 |
第四章 基于“过采样”的数据恢复电路的硬件结构设计 | 第39-64页 |
·一种典型的基于“过采样”的数据恢复方法 | 第39-40页 |
·一种改进的基于“过采样”的数据恢复方法 | 第40-41页 |
·基于“过采样”的数据恢复电路的FPGA 硬件实现方案一 | 第41-57页 |
·接收器部分 | 第42-53页 |
·数据恢复处理电路 | 第53-57页 |
·基于“过采样”的数据恢复电路的FPGA 硬件实现方案二 | 第57-62页 |
·数据采样模块 | 第58-62页 |
·采样倍数判决模块 | 第62页 |
·基于“过采样”的数据恢复算法分析 | 第62-64页 |
第五章 基于“过采样”数据恢复电路的性能测试 | 第64-81页 |
·验证方案 | 第64-66页 |
·伪随机序列发生器 | 第66-70页 |
·LVDS 发送器 | 第70页 |
·基于“过采样”的数据恢复处理模块 | 第70-73页 |
·硬件资源占用情况 | 第71-72页 |
·功能仿真 | 第72-73页 |
·伪随机序列检测器 | 第73页 |
·性能测试 | 第73-79页 |
·频率偏差 | 第73-75页 |
·误码率测试 | 第75-77页 |
·最长连零的容忍个数测试 | 第77-79页 |
·测试分析对比 | 第79-81页 |
第六章 工作总结与改进方向 | 第81-83页 |
·工作总结 | 第81页 |
·改进方向 | 第81-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-86页 |
攻读硕士期间取得的成果 | 第86-87页 |