| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-17页 |
| ·课题研究背景及应用意义 | 第12-15页 |
| ·国内外的研究现状及发展趋势 | 第15-16页 |
| ·课题主要的研究内容 | 第16-17页 |
| 第二章 课题的理论基础及动态背景信号生成系统概述 | 第17-29页 |
| ·软件无线电思想及其相关理论 | 第17-22页 |
| ·软件无线电设计思想 | 第17-18页 |
| ·软件无线电基础理论 | 第18-22页 |
| ·软件无线电数学模型 | 第22-25页 |
| ·动态背景信号生成系统概述 | 第25-29页 |
| ·动态背景信号生成系统组成和工作流程 | 第25-27页 |
| ·动态背景信号生成系统的主要功能 | 第27-28页 |
| ·动态背景信号生成系统的研制难点及解决方案 | 第28-29页 |
| 第三章 DSP定点运算定标分析及信号滤波设计 | 第29-49页 |
| ·定点DSP运算的定标 | 第29-36页 |
| ·定标的基础知识 | 第29-30页 |
| ·余弦查找表的设计及运算定标 | 第30-32页 |
| ·单路信号的定标分析 | 第32-35页 |
| ·多路信号叠加的定标分析 | 第35-36页 |
| ·各种信号定标的性能仿真分析 | 第36-41页 |
| ·理想信号的仿真分析 | 第36-37页 |
| ·单路信号定标的性能分析 | 第37-41页 |
| ·信号滤波方案设计 | 第41-49页 |
| ·单路信号滤波设计 | 第41-46页 |
| ·多路信号滤波设计 | 第46-49页 |
| 第四章 动态背景信号生成系统的软件设计 | 第49-69页 |
| ·调制信号生成部分设计 | 第49-52页 |
| ·CCS概述 | 第49-51页 |
| ·DSP数据处理流程 | 第51-52页 |
| ·信号调制运算仿真分析 | 第52-55页 |
| ·运算时间性能分析 | 第52-53页 |
| ·调制信号频谱分析 | 第53-55页 |
| ·EDMA数据读取方案设计 | 第55-60页 |
| ·DMA概述 | 第56-57页 |
| ·EDMA数据读取方案 | 第57-60页 |
| ·DDR内存条控制器的设计 | 第60-69页 |
| ·DDR2 SDRAM概述 | 第60-61页 |
| ·MIG工具简介 | 第61-62页 |
| ·控制器各部分功能及结构说明 | 第62-64页 |
| ·各部分模块的时序仿真 | 第64-69页 |
| 第五章 动态背景信号生成系统各部分的硬件设计 | 第69-78页 |
| ·C6000DSP及Virtex-4器件的选用及性能特点 | 第69-70页 |
| ·C6000系列DSP的性能特点 | 第69-70页 |
| ·Virtex-4系列FPGA的性能特点 | 第70页 |
| ·DSP数据处理模块的设计 | 第70-73页 |
| ·DSP同FPGA接口的设计 | 第70-71页 |
| ·DSP程序加载配置电路设计 | 第71-72页 |
| ·DSP电源、复位电路和JTAG接口设计 | 第72-73页 |
| ·FPGA同DDR2 SDRAM内存条的接口设计 | 第73-74页 |
| ·FPGA同DDR Ⅱ SRAM芯片的接口设计 | 第74-75页 |
| ·FPGA芯片管脚分配 | 第75-78页 |
| 结束语 | 第78-79页 |
| 致谢 | 第79-80页 |
| 参考文献 | 第80-82页 |
| 作者在学期间取得的学术成果 | 第82页 |