摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-12页 |
·移动通信系发展历史 | 第7-8页 |
·MIMO技术的发展与现状 | 第8-10页 |
·本文的主要工作 | 第10-12页 |
第二章 MIMO系统概述 | 第12-22页 |
·MIMO无线信道模型 | 第12-15页 |
·平坦衰落信道模型 | 第12-14页 |
·频率选择性衰落信道模型 | 第14-15页 |
·MIMO无线信道容量 | 第15-17页 |
·单输入单输出(SISO)信道的容量 | 第16页 |
·多输入单输出(MISO)信道的容量 | 第16-17页 |
·单输入多输出(SIMO)信道的容量 | 第17页 |
·多输入多输出(MIMO)信道的容量 | 第17页 |
·空时分组码编译码算法 | 第17-20页 |
·仿真结果 | 第20-21页 |
·本章小结 | 第21-22页 |
第三章 MIMO硬件试验平台研制 | 第22-50页 |
·硬件平台总体框图 | 第22页 |
·MS320C6713B DSP介绍 | 第22-30页 |
·MS320C6713B DSP简介P[10] P | 第22-23页 |
·MS320C6713B DSP 体系结构介绍 | 第23-24页 |
·MS320C6713B CPU结构 | 第24-25页 |
·MS320C6713B 存储器映射 | 第25-26页 |
·MS320C6713B 外部存储器接口(EMIF) | 第26-28页 |
·MS320C6713B 扩展的直接存储器访问(EDMA) | 第28页 |
·MS320C6713B 中断控制 | 第28-29页 |
·MS320C6713B 开发工具 | 第29-30页 |
·MS320C6713B DSP核心数字板设计 | 第30-36页 |
·电源设计 | 第30-31页 |
·时钟电路设计 | 第31-32页 |
·DSP与SDRAM的接口设计 | 第32-36页 |
·SDRAM的初始化 | 第34页 |
·SDRAM的读操作 | 第34-35页 |
·SDRAM的写操作 | 第35-36页 |
·SDRAM的刷新操作 | 第36页 |
·SDRAM的模式设置 | 第36页 |
·DSP与A/D、D/A接口电路的设计 | 第36-43页 |
·AD9288 | 第36-38页 |
·AD9709 | 第38-40页 |
·AD9288、AD9709设计注意事项 | 第40-43页 |
·电源部分设计 | 第41页 |
·接口部分设计 | 第41-43页 |
·射频板电路设计 | 第43-45页 |
·DSP与SA2400接口电路的设计 | 第44页 |
·A/D、D/A与SA2400接口电路的设计 | 第44-45页 |
·硬件平台设计 | 第45-48页 |
·硬件平台系统设计 | 第45-47页 |
·硬件平台PCB设计 | 第47-48页 |
·本章小结 | 第48-50页 |
第四章 MIMO相关算法研究分析 | 第50-60页 |
·空时分组码同步技术 | 第50-52页 |
·简单相关同步 | 第50-52页 |
·最大似然函数同步 | 第52页 |
·空时分组码信道估计技术 | 第52-55页 |
·最小二乘(LS)信道估计算法 | 第53-54页 |
·最大似然(ML)信道估计算法 | 第54-55页 |
·最小均方误差 (MMSE) 估计算法 | 第55页 |
·空时分组编码仿真平台 | 第55-57页 |
·仿真结果 | 第57-59页 |
·同步算法仿真 | 第57-58页 |
·信道估计算法仿真 | 第58-59页 |
·本章小结 | 第59-60页 |
第五章 结束语 | 第60-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-66页 |
上研期间发表论文 | 第66页 |