安全路由器中安全模块的设计与实现
| 中文摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-11页 |
| 第一章 绪论 | 第11-15页 |
| ·实现背景 | 第11-12页 |
| ·课题项目来源及研究目标 | 第12-13页 |
| ·本文主要工作 | 第13页 |
| ·本文的结构和安排 | 第13-15页 |
| 第二章 安全模块实现背景知识介绍 | 第15-25页 |
| ·IPSec协议 | 第15-21页 |
| ·协议系统结构 | 第15-17页 |
| ·IPSec协议工作原理 | 第17-18页 |
| ·ESP传输模式基本原理 | 第18-19页 |
| ·IPSec在路由器中的典型实现方式 | 第19-21页 |
| ·开弦 SSX II系列加密芯片 | 第21-23页 |
| ·高速查表设备 | 第23-24页 |
| ·本章小结 | 第24-25页 |
| 第三章 安全模块系统设计实现方案 | 第25-37页 |
| ·安全模块在IPV6路由器中的位置 | 第25-26页 |
| ·安全模块板需求及实现难点分析 | 第26-28页 |
| ·需求分析 | 第26-28页 |
| ·实现难点分析 | 第28页 |
| ·安全模块总体结构 | 第28-30页 |
| ·分布式存储、集中式管理的 SAD实现策略 | 第30-32页 |
| ·基于并行流水思想的高速包处理实施方案 | 第32-35页 |
| ·流水线原理 | 第32-33页 |
| ·基于并行流水思想的高速包处理系统设计 | 第33-35页 |
| ·本章小结 | 第35-37页 |
| 第四章 安全模块 SAD查表与控制功能实现分析 | 第37-51页 |
| ·引言 | 第37页 |
| ·高速查表方案的选择 | 第37-38页 |
| ·基于 TCAM+SRAM的分段存储策略 | 第38-41页 |
| ·传统 TCAM查表流程 | 第38-39页 |
| ·独立存储器件 SRAM的引入 | 第39-40页 |
| ·两种流水线设计方案的比较 | 第40-41页 |
| ·SA数据格式设置及存储方式 | 第41-45页 |
| ·查表与控制功能具体实现 | 第45-50页 |
| ·查表与管理态仲裁逻辑 | 第45-46页 |
| ·SA查询子单元实现讨论 | 第46-47页 |
| ·管理控制子单元实现分析 | 第47-50页 |
| ·本章小结 | 第50-51页 |
| 第五章 ESP传输模式高速包处理实现分析 | 第51-61页 |
| ·光/电转换模块实现方案 | 第51页 |
| ·RocketIO模块实现方案 | 第51-53页 |
| ·130/66数据位宽转换模块实现方案 | 第53页 |
| ·加/解密输入模块实现方案 | 第53-58页 |
| ·加/解密输出模块实现方案 | 第58-60页 |
| ·66位转130位数据位宽转换模块实现方案 | 第60页 |
| ·本章小结 | 第60-61页 |
| 第六章 系统分析与测试 | 第61-66页 |
| ·系统设计的可靠性 | 第61-62页 |
| ·系统的器件约束分析 | 第62-63页 |
| ·系统测试 | 第63-65页 |
| ·本章小结 | 第65-66页 |
| 结束语 | 第66-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-70页 |
| 作者在学期间取得的学术成果 | 第70页 |