基于DSP的相控开关智能控制装置研究
第一章 绪论 | 第1-11页 |
·概述 | 第8-9页 |
·相控开关智能控制装置的发展情况 | 第9-10页 |
·相控开关及其同步操作技术 | 第9-10页 |
·智能控制单元的国内外当前情况和未来发展趋势 | 第10页 |
·本课题所要完成的任务 | 第10-11页 |
第二章 功能分析和系统设计 | 第11-22页 |
·智能控制单元功能分析 | 第11-14页 |
·配电自动化与一次设备开关 | 第11页 |
·开关智能化控制的含义 | 第11-14页 |
·硬件设计方案 | 第14-18页 |
·CPU的选择 | 第14-17页 |
·CPLD模块的设计方案 | 第17-18页 |
·软件设计方案 | 第18-22页 |
·软件开发流程的分析 | 第18-19页 |
·层次化模块化的设计分析 | 第19页 |
·任务与调度系统的分析 | 第19-22页 |
第三章 算法分析 | 第22-35页 |
·监控和保护算法分析 | 第22-28页 |
·保护和监控对算法的要求 | 第22页 |
·微机保护算法 | 第22-27页 |
·监控算法设计 | 第27-28页 |
·相控开关同步控制过程算法分析 | 第28-35页 |
·相控开关过程简介 | 第28-29页 |
·相控开关关键技术问题 | 第29-35页 |
第四章 智能控制单元硬件设计 | 第35-52页 |
·电源模块的设计 | 第35-36页 |
·DSP部分硬件设计 | 第36-46页 |
·总体结构设计 | 第36-38页 |
·看门狗电路设计 | 第38-39页 |
·模拟量调理电路设计 | 第39-42页 |
·外部通信接口电路设计 | 第42-45页 |
·DSP与CPLD的接口电路 | 第45-46页 |
·CPLD系统电路设计 | 第46-52页 |
·数字量输入电路 | 第47-49页 |
·数字量输出电路设计 | 第49-50页 |
·CPLD内部信号处理识别电路设计 | 第50-52页 |
第五章 智能控制单元软件设计 | 第52-74页 |
·系统软件结构 | 第52-55页 |
·BSP驱动包的设计 | 第55-58页 |
·DSP系统的BootLoader设置 | 第55-57页 |
·系统初始化和设备驱动程序及中断服务程序 | 第57-58页 |
·μC/OS-Ⅱ在F2812上的移植 | 第58-64页 |
·μC/OS-Ⅱ简介 | 第58-60页 |
·μC/OS-Ⅱ在F2812上的移植 | 第60-64页 |
·应用程序设计 | 第64-70页 |
·模拟量的处理 | 第64-66页 |
·算法实现 | 第66-67页 |
·数字量处理模块 | 第67-68页 |
·通信处理模块 | 第68-70页 |
·编译调试环境说明 | 第70-74页 |
第六章 实验结果及系统可靠性分析 | 第74-80页 |
·实验结果与分析 | 第74-76页 |
·CPLD模块控制逻辑的波形图 | 第74-75页 |
·基于CPLD的开关控制器模块电磁兼容性测试 | 第75-76页 |
·系统可靠性分析 | 第76-80页 |
·抗干扰与可靠性分析 | 第76-78页 |
·不足与完善 | 第78-80页 |
参考文献 | 第80-82页 |
发表论文 | 第82-83页 |
致谢 | 第83-84页 |
西北工业大学 学位论文知识产权声明书 | 第84页 |
西北工业大学 学位论文原创性声明 | 第84页 |