第一章 前言 | 第1-11页 |
·电话语音记录设备的发展现状 | 第9页 |
·课题研究的目的及意义 | 第9-10页 |
·课题研究的内容 | 第10-11页 |
第二章 SOPC相关技术研究 | 第11-19页 |
·FPGA器件简介 | 第11-13页 |
·FPGA器件的基本结构 | 第11-12页 |
·FPGA编程开关的实现方法 | 第12页 |
·FPGA的特点 | 第12-13页 |
·Altera Stratix系列FPGA器件 | 第13-14页 |
·硬件描述语言以及IP复用技术 | 第14-16页 |
·硬件描述语言 | 第14-15页 |
·IP复用技术(IP Reuse technology) | 第15-16页 |
·基于NIOSⅡ软核处理器的SOPC技术 | 第16-19页 |
·QuartusⅡ软件以及SOPC Builder软件介绍 | 第16-17页 |
·DSP Builder软件的介绍 | 第17-18页 |
·SOPC系统的架构以及开发流程 | 第18-19页 |
第三章 系统硬件电路设计 | 第19-51页 |
·系统组成 | 第19-20页 |
·Stratix Nios开发板 | 第20-22页 |
·Flash存储器 | 第20页 |
·配置控制器件 | 第20-21页 |
·SDRAM器件 | 第21页 |
·串行接口 | 第21页 |
·扩展引脚 | 第21页 |
·JTAG连接器 | 第21页 |
·时钟电路 | 第21-22页 |
·电源电路 | 第22页 |
·FPGA外围电路设计 | 第22-33页 |
·硬盘接口电路设计 | 第22-29页 |
·TP3057电路设计 | 第29页 |
·振铃检测电路设计 | 第29-30页 |
·本机语音播放电路设计 | 第30页 |
·远程调度电路设计 | 第30-31页 |
·LCD电路设计 | 第31页 |
·时钟芯片DS1302电路设计 | 第31页 |
·键盘电路设计 | 第31-32页 |
·电源电路设计 | 第32-33页 |
·FPGA内部配置电路设计 | 第33-51页 |
·ADPCM编解码器IP核的设计 | 第33-38页 |
·SOPC Builder中NiosⅡ处理器以及外围电路的添加与设置 | 第38-43页 |
·时钟单元的设计 | 第43-49页 |
·NiosⅡ系统图 | 第49-51页 |
第四章 系统应用软件设计 | 第51-63页 |
·Nios Ⅱ集成开发环境 | 第51-53页 |
·工程管理器 | 第51页 |
·编辑器和编译器 | 第51-52页 |
·调试器 | 第52页 |
·Flash编程器 | 第52-53页 |
·应用软件的模块划分及主程序流程 | 第53-54页 |
·系统应用程序设计 | 第54-63页 |
·IDE硬盘读写操作子程序 | 第54-57页 |
·LCD显示子程序 | 第57-59页 |
·键盘操作子程序 | 第59-61页 |
·时钟芯片DS1302子程序 | 第61-63页 |
第五章 系统的调试 | 第63-65页 |
·IDE硬盘语音存储调试 | 第63页 |
·语音本机播放模块的调试 | 第63页 |
·时钟芯片DS1302的调试 | 第63-64页 |
·系统整体的软硬件协同调试 | 第64-65页 |
第六章 结束语 | 第65-66页 |
参考文献 | 第66-68页 |
附录一 部分软件代码 | 第68-76页 |
附录二 作者攻读硕士学位期间发表的学术论文及科研成果 | 第76-77页 |
致谢 | 第77页 |