一种基于DSP和CPLD的图像采集处理系统的研究
| 中文摘要 | 第1-7页 |
| ABSTRACT | 第7-9页 |
| 符号说明 | 第9-11页 |
| 第一章 绪论 | 第11-14页 |
| ·课题的提出和意义 | 第11-12页 |
| ·课题的研究内容 | 第12-13页 |
| ·论文的章节安排 | 第13-14页 |
| 第二章 系统的总体设计方案 | 第14-22页 |
| ·采集处理系统分析 | 第14-15页 |
| ·系统的器件选型 | 第15-21页 |
| ·微处理器的选型 | 第15-17页 |
| ·CPLD的选型 | 第17-19页 |
| ·A/D的选型 | 第19-20页 |
| ·存储器的选型 | 第20-21页 |
| ·其它器件的选型 | 第21页 |
| 本章小结 | 第21-22页 |
| 第三章 系统的硬件设计 | 第22-45页 |
| ·系统的前端采集模块 | 第22-23页 |
| ·DSP的外围电路设计 | 第23-28页 |
| ·电源电路 | 第23-25页 |
| ·时钟输入电路 | 第25-27页 |
| ·复位电路 | 第27-28页 |
| ·VC5402与存储器的接口设计 | 第28-39页 |
| ·VC5402存储资源分配情况 | 第28-31页 |
| ·VC5402与存储器分配有关的信号 | 第31-32页 |
| ·本系统中存储器资源配置方案 | 第32-33页 |
| ·程序存储器空间的扩展 | 第33-34页 |
| ·数据存储器空间的扩展 | 第34-36页 |
| ·DSP的扩展I/O端口 | 第36-39页 |
| ·CPLD的控制逻辑 | 第39-41页 |
| ·图像存储空间的分时复用电路 | 第41-43页 |
| ·数据线的分时复用 | 第41-42页 |
| ·地址线和控制信号的分时复用 | 第42-43页 |
| ·关键引脚及多余引脚的处理 | 第43-44页 |
| 本章小结 | 第44-45页 |
| 第四章 系统的软件设计 | 第45-57页 |
| ·CPLD部分的软件实现 | 第45-50页 |
| ·译码功能的软件实现 | 第45-46页 |
| ·A/D转换的软件实现 | 第46-47页 |
| ·存储器的地址及控制信号的产生 | 第47-49页 |
| ·扩展存储器分页信号的产生 | 第49-50页 |
| ·DSP部分的软件设计 | 第50-54页 |
| ·CCS开发环境 | 第50-51页 |
| ·应用软件开发 | 第51-52页 |
| ·系统的初始化程序设计 | 第52-54页 |
| ·图像处理算法模块 | 第54页 |
| ·Flash在线编程的设计 | 第54-56页 |
| 本章小结 | 第56-57页 |
| 第五章 PCB板制作和调试中遇到的问题 | 第57-62页 |
| ·高速PCB板设计 | 第57-58页 |
| ·高速PCB板的优化布局 | 第57页 |
| ·高速PCB板的优化布线 | 第57-58页 |
| ·系统的抗干扰措施 | 第58-59页 |
| ·调试过程中的问题分析和解决方案 | 第59-61页 |
| 本章小结 | 第61-62页 |
| 第六章 总结 | 第62-63页 |
| 附图 | 第63-65页 |
| 参考文献 | 第65-67页 |
| 致谢 | 第67-68页 |
| 硕士期间发表的论文 | 第68-69页 |
| 学位论文评阅及答辩情况表 | 第69页 |