凝视红外成像寻的制导信息处理机设计与实现
| 摘要 | 第1-10页 |
| ABSTRACT | 第10-12页 |
| 第一章 绪论 | 第12-16页 |
| ·课题来源及意义 | 第12页 |
| ·课题研究任务 | 第12-15页 |
| ·凝视红外成像制导系统的组成和关键技术 | 第12-13页 |
| ·课题研究任务 | 第13-15页 |
| ·本文的主要工作和内容 | 第15-16页 |
| 第二章 信息处理机整体硬件设计方案 | 第16-32页 |
| ·前言 | 第16页 |
| ·设计要求分析 | 第16-17页 |
| ·信息处理机主要功能 | 第16-17页 |
| ·信息处理机部分技术指标及结构要求 | 第17页 |
| ·信息处理机外部接口要求 | 第17页 |
| ·信息处理机体系结构 | 第17-22页 |
| ·信息处理机的工作流程 | 第18页 |
| ·信息处理机的体系结构 | 第18-22页 |
| ·硬件详细说明及芯片选型 | 第22-31页 |
| ·FPGA 选型分析 | 第22-25页 |
| ·DSP 选型分析 | 第25-27页 |
| ·其他芯片的选型 | 第27-28页 |
| ·敏感电路分析 | 第28-31页 |
| ·小结 | 第31-32页 |
| 第三章 信息处理机具体硬件实现 | 第32-51页 |
| ·前言 | 第32页 |
| ·图像预处理器及控制模块 | 第32-38页 |
| ·视频接收及发送电路 | 第33-34页 |
| ·串行通信控制电路 | 第34-35页 |
| ·FPGA 初始化配置电路的设计 | 第35-36页 |
| ·FPGA 其他外部电路及控制功能 | 第36-38页 |
| ·高速处理器及存储模块 | 第38-43页 |
| ·EMIFB 接口设计 | 第38-40页 |
| ·EMIFA 接口设计 | 第40页 |
| ·高速处理器时钟电路、复位电路 | 第40-43页 |
| ·视频合成模块及电源电路设计 | 第43-45页 |
| ·视频合成模块的设计 | 第43-44页 |
| ·电源的设计 | 第44-45页 |
| ·PCB 设计 | 第45-49页 |
| ·高速PCB 板设计原则 | 第45-47页 |
| ·PCB 布局布线 | 第47-49页 |
| ·小结 | 第49-51页 |
| 第四章 基于FPGA 的图像预处理 | 第51-63页 |
| ·前言 | 第51页 |
| ·卷积的硬件实现 | 第51-53页 |
| ·中值滤波技术 | 第53-58页 |
| ·中值滤波各模块实现 | 第55-56页 |
| ·实验结果 | 第56-58页 |
| ·边缘检测算法 | 第58-62页 |
| ·算法实现原理及方法 | 第58-59页 |
| ·算法实现流程 | 第59-61页 |
| ·实验结果 | 第61-62页 |
| ·小结 | 第62-63页 |
| 结束语 | 第63-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-70页 |
| 作者在学期间取得的学术成果 | 第70页 |