串联型级联H桥多电平电压调节器的研究
| 摘要 | 第1页 |
| ABSTRACT | 第3-6页 |
| 第一章 绪论 | 第6-14页 |
| ·课题背景 | 第6-7页 |
| ·研究目标 | 第6页 |
| ·研究内容 | 第6-7页 |
| ·现有电压质量调节装置情况 | 第7-10页 |
| ·动态电压恢复器(DVR) | 第7-9页 |
| ·有源滤波器(APF) | 第9-10页 |
| ·故障电流限制器(FCL) | 第10-13页 |
| ·本文的研究内容及研究意义 | 第13-14页 |
| 第二章 电压质量调节装置拓扑及参数设计 | 第14-26页 |
| ·10KV电压质量调节装置拓扑及参数设计 | 第14-23页 |
| ·主电路拓扑的研究设计 | 第14-17页 |
| ·H桥级联数设计 | 第17-19页 |
| ·LC低通滤波器设计 | 第19-20页 |
| ·限流电抗器设计 | 第20-21页 |
| ·PWM整流单元设计 | 第21-23页 |
| ·0.4kV电压质量调节装置拓扑及参数设计 | 第23-26页 |
| ·H桥级联数设计 | 第23-24页 |
| ·LC低通滤波器设计 | 第24页 |
| ·限流电抗器设计 | 第24-25页 |
| ·PWM整流单元设计 | 第25-26页 |
| 第三章 电压质量调节装置控制策略研究 | 第26-31页 |
| ·瞬时无功功率理论 | 第26-28页 |
| ·补偿控制策略 | 第28-30页 |
| ·底层控制策略 | 第30-31页 |
| 第四章 电压质量调节装置的建模与仿真分析 | 第31-50页 |
| ·仿真模型及其功能 | 第31-32页 |
| ·短路电流限制仿真分析 | 第32-33页 |
| ·补偿仿真分析 | 第33-50页 |
| ·0.4kV对称仿真分析 | 第33-41页 |
| ·0.4kV不对称仿真分析 | 第41-50页 |
| 第五章 控制系统及实验分析 | 第50-60页 |
| ·控制系统硬件部分介绍 | 第50-53页 |
| ·DSP和FPGA数字控制芯片介绍 | 第50-51页 |
| ·基于DSP和FPGA的全数字控制器设计 | 第51-53页 |
| ·基于CPLD的底层功率单元控制器设计 | 第53页 |
| ·控制系统软件部分介绍 | 第53-57页 |
| ·FPGA软件设计原则 | 第53-55页 |
| ·控制系统实现方案 | 第55-57页 |
| ·装置实验分析 | 第57-60页 |
| 第六章 结论与展望 | 第60-61页 |
| ·结论 | 第60页 |
| ·展望 | 第60-61页 |
| 参考文献 | 第61-64页 |
| 致谢 | 第64-65页 |
| 在学期间发表的学术论文和参加科研情况 | 第65页 |