基于FPGA的雷达方位信号采集处理系统的设计
| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第1章 引言 | 第9-13页 |
| 1.1 研究背景与意义 | 第9-10页 |
| 1.2 国内外研究现状 | 第10-12页 |
| 1.3 本文主要研究内容及章节安排 | 第12-13页 |
| 第2章 测速算法的设计与实现 | 第13-20页 |
| 2.1 光电编码器的测速原理 | 第13-14页 |
| 2.2 光电编码器传统的测速算法 | 第14-15页 |
| 2.3 光电编码器改进的测速算法 | 第15-18页 |
| 2.4 本章总结 | 第18-20页 |
| 第3章 系统硬件结构的设计 | 第20-27页 |
| 3.1 系统总体方案 | 第20页 |
| 3.2 FPGA外围电路 | 第20-22页 |
| 3.2.1 FPGA芯片选择 | 第20-21页 |
| 3.2.2 XC7A200T电路设计 | 第21-22页 |
| 3.3 数据传输系统 | 第22-26页 |
| 3.3.1 PCI总线分析 | 第23-25页 |
| 3.3.2 PCI硬件电路设计 | 第25-26页 |
| 3.4 本章小结 | 第26-27页 |
| 第4章 信号处理系统设计 | 第27-50页 |
| 4.1 硬件描述语言概述 | 第27-28页 |
| 4.2 本系统FPGA逻辑设计 | 第28-36页 |
| 4.2.1 增量式编码器控制模块 | 第28-31页 |
| 4.2.2 绝对式编码器控制模块 | 第31-32页 |
| 4.2.3 PCI9054控制模块 | 第32-35页 |
| 4.2.4 数据缓冲(FIFO)控制模块 | 第35-36页 |
| 4.3 处理系统驱动设计 | 第36-49页 |
| 4.3.1 驱动开发工具的选择 | 第36-38页 |
| 4.3.2 基于PLXSDK的驱动开发 | 第38-40页 |
| 4.3.3 实验的验证 | 第40-49页 |
| 4.4 本章小结 | 第49-50页 |
| 结论 | 第50-52页 |
| 总结 | 第50-52页 |
| 致谢 | 第52-53页 |
| 参考文献 | 第53-55页 |
| 附录 A:FPGAI/O接口电路 | 第55-56页 |
| 附录 B:增量式编码器接口电路 | 第56-57页 |
| 附录 C:PCI9054原理图 | 第57页 |