线性调频连续波雷达信号处理算法研究与实现
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第7-11页 |
1.1 研究背景及意义 | 第7-8页 |
1.2 国内外研究状况 | 第8-9页 |
1.3 本论文主要内容 | 第9-11页 |
第二章 LFMCW雷达基本原理与关键算法研究 | 第11-23页 |
2.1 LFMCW雷达基本原理 | 第11页 |
2.2 对称三角形LFMCW雷达信号分析 | 第11-13页 |
2.3 差拍信号频率估计算法研究 | 第13-17页 |
2.3.1 联合频率估计算法实现流程 | 第14-15页 |
2.3.2 联合频率估计算法性能分析 | 第15-17页 |
2.4 LFMCW雷达目标角度测量研究 | 第17-19页 |
2.5 LFMCW雷达恒虚警率检测研究 | 第19-22页 |
2.6 本章小结 | 第22-23页 |
第三章 LFMCW雷达多目标算法研究与仿真 | 第23-31页 |
3.1 LFMCW雷达多目标检测算法研究 | 第23-25页 |
3.2 LFMCW雷达信号处理算法仿真实现 | 第25-29页 |
3.2.1 多目标信号处理算法实现流程 | 第25-26页 |
3.2.2 信号仿真参数设定 | 第26页 |
3.2.3 信号处理仿真及分析 | 第26-29页 |
3.3 本章小结 | 第29-31页 |
第四章 雷达信号处理系统硬件系统设计 | 第31-53页 |
4.1 FPGA模块电路设计 | 第31-35页 |
4.1.1 FPGA配置电路 | 第31-33页 |
4.1.2 外接SRAM存储器电路设计 | 第33页 |
4.1.3 FPGA以太网电路设计 | 第33-35页 |
4.2 DSP模块电路设计 | 第35-44页 |
4.2.1 DSP配置电路设计 | 第35-40页 |
4.2.2 DSP与FPGA通信接口电路设计 | 第40-41页 |
4.2.3 DDR3存储器电路设计 | 第41-43页 |
4.2.4 DSP以太网模块电路设计 | 第43-44页 |
4.3 AD采样模块电路设计 | 第44-46页 |
4.4 电源模块设计 | 第46-50页 |
4.4.1 系统功耗分析 | 第46-47页 |
4.4.2 电源实现方案 | 第47-50页 |
4.5 PCB设计与基本调试流程 | 第50-52页 |
4.6 本章小结 | 第52-53页 |
第五章 LFMCW雷达信号处理的硬件实现 | 第53-61页 |
5.1 硬件系统功能模块测试 | 第53-57页 |
5.1.1 AD采样模块 | 第53-55页 |
5.1.2 FPGA与DSP通信模块 | 第55-56页 |
5.1.3 DSP核间通信 | 第56-57页 |
5.2 LFMCW雷达算法DSP实现流程 | 第57-58页 |
5.3 LFMCW雷达算法结果与分析 | 第58-60页 |
5.4 本章小结 | 第60-61页 |
第六章 总结与展望 | 第61-63页 |
6.1 总结 | 第61页 |
6.2 展望 | 第61-63页 |
参考文献 | 第63-66页 |
致谢 | 第66-67页 |
作者简介 | 第67页 |