基于FPGA的F-OFDM下行滤波器的设计与实现
| 摘要 | 第3-4页 |
| abstract | 第4-5页 |
| 1 绪论 | 第8-12页 |
| 1.1 研究背景 | 第8-9页 |
| 1.2 研究现状 | 第9-10页 |
| 1.3 论文研究方法及章节安排 | 第10-12页 |
| 2 F-OFDM技术 | 第12-20页 |
| 2.1 OFDM模型与原理 | 第12-16页 |
| 2.2 FIR数字滤波器设计 | 第16-17页 |
| 2.3 F-OFDM系统整体设计 | 第17-19页 |
| 2.4 本章小结 | 第19-20页 |
| 3 F-OFDM发射端研究 | 第20-32页 |
| 3.1 发射端模型 | 第20-21页 |
| 3.2 子带资源分配 | 第21-23页 |
| 3.3 子载波映射 | 第23-24页 |
| 3.4 发射端子带滤波器的设计 | 第24-31页 |
| 3.4.1 滤波器的设计 | 第24-29页 |
| 3.4.2 时频域滤波方案选择 | 第29-31页 |
| 3.5 本章小结 | 第31-32页 |
| 4 F-OFDM接收端研究 | 第32-43页 |
| 4.1 F-OFDM接收端模型 | 第32-33页 |
| 4.2 F-OFDM波形的时频效率 | 第33-36页 |
| 4.2.1 时域效率 | 第33-35页 |
| 4.2.2 频域效率 | 第35-36页 |
| 4.3 仿真结果与分析 | 第36-42页 |
| 4.3.1 F-OFDM技术功率谱密度 | 第36-38页 |
| 4.3.2 F-OFDM技术传输性能 | 第38-42页 |
| 4.4 本章小结 | 第42-43页 |
| 5 F-OFDM技术的FPGA实现 | 第43-54页 |
| 5.1 F-OFDM发射端的FPGA设计 | 第43-48页 |
| 5.1.1 训练序列的生成 | 第44-45页 |
| 5.1.2 导频插入及硬件结构 | 第45-46页 |
| 5.1.3 IFFT/FFT的实现 | 第46-47页 |
| 5.1.4 添加循环前缀的实现 | 第47-48页 |
| 5.1.5 子带滤波器的实现 | 第48页 |
| 5.2 F-OFDM接收端的FPGA设计 | 第48-53页 |
| 5.2.1 同步检测的实现 | 第49-52页 |
| 5.2.2 频域信道估计与均衡的实现 | 第52-53页 |
| 5.2.3 接收机的FPGA实现 | 第53页 |
| 5.3 本章小结 | 第53-54页 |
| 6 总结与展望 | 第54-56页 |
| 6.1 全文总结 | 第54页 |
| 6.2 展望 | 第54-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-60页 |