摘要 | 第5-6页 |
abstract | 第6-7页 |
1 绪论 | 第11-16页 |
1.1 课题研究的背景和意义 | 第11-12页 |
1.2 国内外研究现状 | 第12-14页 |
1.2.1 国外研究现状 | 第12-13页 |
1.2.2 国内研究现状 | 第13-14页 |
1.3 本文结构安排 | 第14-16页 |
2 系统总体方案设计 | 第16-26页 |
2.1 总体概述 | 第16-17页 |
2.2 系统工作方式 | 第17-18页 |
2.3 系统研制要求 | 第18-19页 |
2.4 系统设计原则 | 第19-20页 |
2.4.1 模块化设计原则 | 第19页 |
2.4.2 可靠性原则 | 第19-20页 |
2.5 数据记录器总体方案设计 | 第20-23页 |
2.5.1 主控芯片和存储介质的选取 | 第20-21页 |
2.5.2 数据记录器的方案设计 | 第21-23页 |
2.6 单元测试装置系统方案设计 | 第23-25页 |
2.6.1 与上位机的通信方式 | 第23页 |
2.6.2 远程通信传输介质的选择 | 第23-24页 |
2.6.3 单元测试装置方案设计 | 第24-25页 |
2.7 本章小结 | 第25-26页 |
3 系统关键技术研究 | 第26-37页 |
3.1 远程通信技术 | 第26-31页 |
3.1.1 8b/10b编解码原理简介 | 第27-28页 |
3.1.2 8b/10b编码方法 | 第28-29页 |
3.1.3 8b/10b编码仿真验证 | 第29-30页 |
3.1.4 光电转换模块接口设计 | 第30-31页 |
3.2 通信协议的设计 | 第31-33页 |
3.2.1 通信协议的内容 | 第31-33页 |
3.2.2 RS422总线的硬件实现 | 第33页 |
3.3 长线传输单元设计 | 第33-36页 |
3.3.1 LVDS接口数据串化设计 | 第33-35页 |
3.3.2 LVDS接口数据解串设计 | 第35-36页 |
3.3.3 仿真验证 | 第36页 |
3.4 本章小结 | 第36-37页 |
4 数据记录器设计 | 第37-53页 |
4.1 数据记录器硬件电路设计 | 第37-42页 |
4.1.1 模拟量采集单元设计 | 第37-39页 |
4.1.2 数字信号接收单元设计 | 第39页 |
4.1.3 信噪比485数据接收单元设计 | 第39-40页 |
4.1.4 信噪比LVDS数据接收单元设计 | 第40-41页 |
4.1.5 启动信号接收单元设计 | 第41页 |
4.1.6 存储单元设计 | 第41-42页 |
4.2 数据记录器逻辑设计 | 第42-52页 |
4.2.1 模拟量数字量采编逻辑设计 | 第42-44页 |
4.2.2 实时信噪比数据485总线接收逻辑设计 | 第44-46页 |
4.2.3 实时信噪比数据LVDS总线接收逻辑设计 | 第46-47页 |
4.2.4 数据缓存逻辑设计 | 第47-48页 |
4.2.5 存储单元逻辑设计 | 第48-52页 |
4.3 本章小结 | 第52-53页 |
5 单元测试装置设计 | 第53-61页 |
5.1 单元测试装置硬件设计 | 第53-55页 |
5.2 单元测试装置软件设计 | 第55-60页 |
5.2.1 以太网传输协议分析 | 第55-56页 |
5.2.2 W5300通用寄存器初始化配置 | 第56-58页 |
5.2.3 W5300初始化SOCKET配置 | 第58-59页 |
5.2.4 指令数据可靠传输分析 | 第59-60页 |
5.3 本章小结 | 第60-61页 |
6 系统测试 | 第61-67页 |
6.1 系统测试平台 | 第61页 |
6.2 系统功能测试过程及结果分析 | 第61-66页 |
6.2.1 模拟量/数字量采集存储单元功能测试 | 第62-64页 |
6.2.2 信噪比数据485接收存储单元功能测试 | 第64-65页 |
6.2.3 信噪比数据LVDS接收存储单元功能测试 | 第65-66页 |
6.3 本章小结 | 第66-67页 |
7 总结与展望 | 第67-69页 |
参考文献 | 第69-72页 |
读硕士学位期间发表的论文及所取得的研究成果 | 第72-73页 |
致谢 | 第73-74页 |