摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-14页 |
1.1 研究背景和意义 | 第9-10页 |
1.2 研究现状与分析 | 第10-12页 |
1.2.1 卫星搭载试验 | 第10页 |
1.2.2 地面辐射测试实验 | 第10-11页 |
1.2.3 故障注入实验 | 第11-12页 |
1.3 论文主要工作及内容安排 | 第12-14页 |
第二章 平台的方案设计 | 第14-22页 |
2.1 SRAM型FPGA的优势和结构特点 | 第14-16页 |
2.2 SRAM型FPGA的SEU概述 | 第16-17页 |
2.2.1 SEU产生机理 | 第16页 |
2.2.2 SEU对SRAM型FPGA的影响 | 第16-17页 |
2.3 平台的方案设计 | 第17-21页 |
2.3.1 故障注入方案 | 第18-19页 |
2.3.2 平台工作流程 | 第19-21页 |
2.4 本章小结 | 第21-22页 |
第三章 平台硬件的电路设计及实现 | 第22-36页 |
3.1 平台设计需求分析及硬件架构 | 第22-23页 |
3.2 电源模块 | 第23-24页 |
3.3 配置模块 | 第24-31页 |
3.3.1 Virtex配置方案 | 第25-27页 |
3.3.2 主串配置电路设计 | 第27-28页 |
3.3.3 Select MAP配置电路设计 | 第28-30页 |
3.3.4 配置比特流文件转存电路设计 | 第30-31页 |
3.4 通信接口转换模块 | 第31-33页 |
3.5 平台的电路实现 | 第33-35页 |
3.6 本章小结 | 第35-36页 |
第四章 平台功能的实现与验证 | 第36-58页 |
4.1 平台功能总体架构设计 | 第36-37页 |
4.2 通信接口功能实现 | 第37-39页 |
4.2.1 UART接口工作原理 | 第37页 |
4.2.2 UART功能实现 | 第37-39页 |
4.3 命令解析功能实现 | 第39页 |
4.4 从属FPGA配置数据存储功能实现 | 第39-43页 |
4.4.1 并行PROM中数据的读取 | 第40页 |
4.4.2 SRAM读写时序 | 第40-42页 |
4.4.3 SRAM中配置数据的存取 | 第42-43页 |
4.5 从属FPGA配置功能实现 | 第43-46页 |
4.5.1 Virtex FPGA的Select MAP配置模式 | 第43-45页 |
4.5.2 Select MAP配置流程 | 第45-46页 |
4.5.3 从属FPGA配置状态机的设计 | 第46页 |
4.6 故障注入功能实现 | 第46-55页 |
4.6.1 FPGA配置文件结构 | 第47-50页 |
4.6.2 配置数据寻址 | 第50-52页 |
4.6.3 配置数据的修改与遍历 | 第52-53页 |
4.6.4 部分重构配置 | 第53-55页 |
4.7 平台功能验证 | 第55-57页 |
4.7.1 测试电路设计 | 第55-56页 |
4.7.2 测试与结果分析 | 第56-57页 |
4.8 本章小结 | 第57-58页 |
第五章 总结与展望 | 第58-59页 |
参考文献 | 第59-64页 |
发表论文和参加科研情况说明 | 第64-65页 |
致谢 | 第65-66页 |