首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

HEVC快速模式判决算法研究及其实时实现

摘要第3-4页
ABSTRACT第4-5页
第一章 绪论第12-18页
    1.1 引言第12-13页
    1.2 视频压缩编码标准简介第13-14页
    1.3 HEVC视频编码研究现状第14-15页
    1.4 主要研究内容第15-17页
    1.5 本文组织结构第17-18页
第二章 HEVC编码器关键技术及实现平台介绍第18-37页
    2.1 HEVC编码器关键技术第18-32页
        2.1.1 HEVC编码图形分割第19-22页
        2.1.2 帧内预测第22-23页
        2.1.3 帧间预测第23-28页
        2.1.4 变换与量化第28-29页
        2.1.5 环路滤波第29-30页
        2.1.6 CABAC熵编码第30-31页
        2.1.7 WPP并行处理第31-32页
    2.2 快速模式判决算法研究及实时实现平台第32-35页
        2.2.1 HM10参考编码器第32-34页
        2.2.2 x265编码器第34页
        2.2.3 基于Tile-Gx36的HEVC超高清编码器——J265第34-35页
    2.3 本章小结第35-37页
第三章 HEVC帧内快速算法研究与实现第37-51页
    3.1 HEVC帧内快速算法研究现状第37-40页
        3.1.1 HEVC帧内模块复杂度分析第37-38页
        3.1.2 HEVC帧内快速算法研究现状第38-40页
    3.2 PU方差统计分布分析第40-45页
        3.2.1 PU像素方差统计分布第40-42页
        3.2.2 PU像素方差统计分析第42-45页
    3.3 帧内层间快速搜索算法第45-49页
        3.3.1 自适应阈值设置第45-47页
        3.3.2 帧内层间快速搜索算法流程第47-49页
    3.4 算法仿真及性能分析第49-50页
        3.4.1 测试条件第49页
        3.4.2 测试结果第49-50页
    3.5 本章小结与展望第50-51页
第四章 基于TILERA-GX36平台的HEVC超高清实时编码器设计与实现第51-75页
    4.1 基于Tilera-Gx36平台的实时编码器方案设计第51-54页
        4.1.1 HEVC超高清实时编码器设计总方案第51-53页
        4.1.2 HEVC超高清实时编码器框架第53-54页
    4.2 HEVC超高清编码器中帧间预测模块设计与实现第54-62页
        4.2.1 CTU中的模式判别流程第54-56页
        4.2.2 CU中的模式判别流程第56-57页
        4.2.3 CU中的运动估计流程第57-60页
        4.2.4 编码器帧间预测模块存储设计第60-62页
    4.3 实时编码器并行方案设计第62-66页
        4.3.1 Tile级并行第63-64页
        4.3.2 Slice级并行第64-65页
        4.3.3 Tile和Slice级并行标志位设计第65-66页
    4.4 编码器模块复杂度测试与速度优化第66-71页
        4.4.1 HEVC超高清编码器复杂度分析第66-68页
        4.4.2 单核变换反变换SIMD指令优化第68-71页
    4.5 HEVC超高清实时编码系统性能测试第71-74页
        4.5.1 单核串行性能测试第71-73页
        4.5.2 多核并行性能测试第73-74页
    4.6 本章小结第74-75页
第五章 HEVC超高清实时编码系统模块性能研究第75-86页
    5.1 HEVC超高清实时编码器性能仿真平台第75-76页
    5.2 仿真平台性能测试第76-77页
    5.3 亚像素搜索模块性能分析第77-80页
    5.4 样本自适应偏移模块性能分析第80-81页
    5.5 率失真优化模块性能分析第81-82页
    5.6 P帧中帧内预测模块性能分析第82-83页
    5.7 模块性能叠加分析第83-84页
    5.8 模块性能分析小节第84-85页
    5.9 本章小结第85-86页
第六章 HEVC超高清实时编码器性能优化与测试第86-95页
    6.1 HEVC超高清编码系统优化及性能测试第86-88页
        6.1.1 编码器系统优化第86页
        6.1.2 单核串行性能测试第86-88页
    6.2 HEVC超高清编码器的亚像素搜索优化和性能测试第88-94页
        6.2.1 亚像素搜索快速算法仿真第88-90页
        6.2.2 亚像素搜索模块实现和插值优化第90-92页
        6.2.3 单核串行性能测试第92-94页
        6.2.4 多核并行性能测试第94页
    6.3 本章小结第94-95页
第七章 总结与展望第95-97页
    7.1 总结第95-96页
    7.2 展望第96-97页
参考文献第97-102页
致谢第102-104页
攻读硕士学位期间已发表或录用的论文第104-106页

论文共106页,点击 下载论文
上一篇:基于Hyperlynx的EMIF接口信号完整性实现
下一篇:将排舞引入中学课外体育活动的可行性分析--以深圳市福田区中学为例