双电流锁存比较结构的14位SAR ADC设计
中文摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-15页 |
1.1 课题研究的目的和意义 | 第9-10页 |
1.2 国内外研究现状和发展趋势 | 第10-12页 |
1.3 本文主要研究内容 | 第12-13页 |
1.4 本文的设计指标 | 第13-15页 |
第2章 ADC的工作原理及分类 | 第15-24页 |
2.1 ADC的基本工作原理 | 第15页 |
2.2 几种常见类型ADC的分类 | 第15-19页 |
2.2.1 FlashADC | 第15-16页 |
2.2.2 Σ-ΔADC | 第16-17页 |
2.2.3 PipelineADC | 第17-18页 |
2.2.4 SARADC | 第18-19页 |
2.3 ADC的性能参数 | 第19-23页 |
2.3.1 ADC的静态特性 | 第19-22页 |
2.3.2 ADC的动态特性 | 第22-23页 |
2.4 本章小结 | 第23-24页 |
第3章 双电流锁存比较结构SARADC子模块设计 | 第24-47页 |
3.1 SARADC整体结构 | 第24页 |
3.2 采样保持电路设计 | 第24-27页 |
3.2.1 传统采样保持电路工作原理 | 第25-26页 |
3.2.2 采样保持电路结构设计 | 第26-27页 |
3.3 带隙基准电压源设计 | 第27-31页 |
3.3.1 带隙基准源的基本工作原理 | 第27-29页 |
3.3.2 带隙基准源电路结构设计 | 第29-31页 |
3.4 双电流锁存比较器的设计 | 第31-37页 |
3.4.1 传统电压比较器工作原理 | 第31-33页 |
3.4.2 双电流锁存比较器电路设计 | 第33-37页 |
3.5 分段电容电荷型DAC的设计 | 第37-44页 |
3.5.1 几种不同类型DAC工作原理 | 第38-40页 |
3.5.2 分段电容电荷型DAC电路结构设计 | 第40-44页 |
3.6 逐次逼近控制逻辑的设计 | 第44-46页 |
3.6.1 基本数字模块的设计及工作原理 | 第44-45页 |
3.6.2 逐次逼近控制逻辑的结构设计及工作原理 | 第45-46页 |
3.7 本章小结 | 第46-47页 |
第4章 双电流锁存比较结构SARADC电路仿真 | 第47-63页 |
4.1 子模块仿真 | 第47-58页 |
4.1.1 采样保持电路仿真 | 第47-48页 |
4.1.2 带隙基准源电路仿真 | 第48-50页 |
4.1.3 双电流锁存比较器仿真 | 第50-55页 |
4.1.4 分段电容电荷型DAC电路仿真 | 第55-58页 |
4.2 整体电路仿真 | 第58-62页 |
4.3 本章小结 | 第62-63页 |
第5章 双电流锁存比较结构SARADC版图设计 | 第63-72页 |
5.1 版图设计的主要注意事项 | 第63-66页 |
5.1.1 版图设计之前的准备工作 | 第63页 |
5.1.2 MOS管的匹配 | 第63-64页 |
5.1.3 寄生效应 | 第64-65页 |
5.1.4 布局和布线 | 第65-66页 |
5.2 各个子模块的版图设计及整体版图 | 第66-70页 |
5.3 系统版图的DRC和LVS验证 | 第70-71页 |
5.4 本章小结 | 第71-72页 |
结论 | 第72-73页 |
参考文献 | 第73-79页 |
致谢 | 第79页 |