| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 第1章 绪论 | 第8-12页 |
| 1.1 课题背景 | 第8页 |
| 1.2 国内外研究现状 | 第8-11页 |
| 1.3 本文的主要研究内容 | 第11-12页 |
| 第2章 SWP 接口协议及行为级模型建立 | 第12-20页 |
| 2.1 SWP 协议接口协议概述 | 第12-16页 |
| 2.1.1 SWP 协议的物理传输层 | 第12-14页 |
| 2.1.2 SWP 协议的媒介访问控制层 | 第14-15页 |
| 2.1.3 SWP 协议的逻辑链路控制层 | 第15-16页 |
| 2.2 SWP 接口的行为级模型 | 第16-19页 |
| 2.2.1 SWP 接口主设备发送模块的行为级模型 | 第16-17页 |
| 2.2.2 SWP 接口主设备接收模块的行为级模型 | 第17-19页 |
| 2.3 本章小结 | 第19-20页 |
| 第3章 SWP 从设备接口控制器的设计 | 第20-43页 |
| 3.1 SWP 从设备接口控制器的总体结构 | 第20-21页 |
| 3.2 发送模块 | 第21-27页 |
| 3.2.1 并行转串行模块 | 第21-24页 |
| 3.2.2 CRC 校验模块 | 第24-25页 |
| 3.2.3 发送状态控制模块 | 第25-27页 |
| 3.3 接收模块 | 第27-31页 |
| 3.3.1 串行转并行模块 | 第28-30页 |
| 3.3.2 接收状态控制器模块 | 第30-31页 |
| 3.4 功能控制模块 | 第31-42页 |
| 3.4.1 缓冲器发送状态寄存器 | 第32-34页 |
| 3.4.2 缓冲器接收状态寄存器 | 第34-35页 |
| 3.4.3 缓冲器状态控制寄存器 | 第35-36页 |
| 3.4.4 缓冲器发送顺序状态寄存器 | 第36-37页 |
| 3.4.5 当前所发送/接收的寄存器 | 第37-38页 |
| 3.4.6 接口中断寄存器 | 第38-39页 |
| 3.4.7 接口中断使能寄存器 | 第39-40页 |
| 3.4.8 接收错误类型寄存器 | 第40-41页 |
| 3.4.9 APB 总线接口 | 第41-42页 |
| 3.5 本章小结 | 第42-43页 |
| 第4章 SWP 从设备接口控制器的验证与综合 | 第43-50页 |
| 4.1 SWP 从设备接口控制器子模块的验证 | 第43-46页 |
| 4.2 SWP 从设备接口控制器的整体功能验证 | 第46-47页 |
| 4.2.1 SWP 从设备位顺序的验证 | 第46页 |
| 4.2.2 SWP 从设备传输帧结构的验证 | 第46-47页 |
| 4.2.3 SWP 从设备传输位填充的验证 | 第47页 |
| 4.2.4 SWP 从设备错误校验功能的验证 | 第47页 |
| 4.3 SWP 从设备接口控制器的综合 | 第47-49页 |
| 4.4 本章小结 | 第49-50页 |
| 结论 | 第50-51页 |
| 参考文献 | 第51-57页 |
| 致谢 | 第57页 |