摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 论文的研究背景及意义 | 第9-11页 |
1.2 论文的研究内容及主要创新点 | 第11-12页 |
1.3 本论文的组织结构 | 第12-13页 |
第二章 频率综合器概述 | 第13-34页 |
2.1 引言 | 第13-14页 |
2.2 直接数字频率合成器 | 第14-15页 |
2.3 直接模拟频率综合器 | 第15-16页 |
2.4 锁相环频率综合器 | 第16-34页 |
2.4.1 基本工作原理 | 第16-19页 |
2.4.2 整数锁相环频率综合器 | 第19-22页 |
2.4.3 整数锁相环的相位噪声分析 | 第22-27页 |
2.4.4 整数 PLL 的时域分析 | 第27-29页 |
2.4.5 ΣΔ小数分频 PLL | 第29-34页 |
第三章 频率综合器中关键模块的分析 | 第34-63页 |
3.1 ΣΔ调制器的分析 | 第34-39页 |
3.1.1 ΣΔ调制器的相位噪声概述 | 第34-36页 |
3.1.2 MASN 结构的ΣΔ调制器 | 第36-37页 |
3.1.3 Single-Loop 结构的ΣΔ调制器 | 第37-39页 |
3.2 压控振荡器的分析 | 第39-53页 |
3.2.1 振荡器的工作原理 | 第39-40页 |
3.2.2 LC 振荡器 | 第40-42页 |
3.2.3 振荡器相位噪声模型的分析 | 第42-46页 |
3.2.4 LC-VCO 的电路分析 | 第46-53页 |
3.3 高速双模分频器的分析 | 第53-55页 |
3.4 电荷泵的分析 | 第55-57页 |
3.5 自动频率校正技术的研究与分析 | 第57-63页 |
3.5.1 传统自动频率校正算法 | 第58-59页 |
3.5.2 相对频率比较技术 | 第59-60页 |
3.5.3 相对周期比较技术 | 第60-61页 |
3.5.4 绝对频率比较技术 | 第61-63页 |
第四章 锁相环频率综合器系统的电路实现 | 第63-83页 |
4.1 鉴频鉴相器及电荷泵的设计及仿真 | 第64-66页 |
4.2 环路滤波器的设计及仿真 | 第66-67页 |
4.3 分频器的设计及仿真 | 第67-69页 |
4.4 VCO 的设计及仿真 | 第69-72页 |
4.5 自动频率校正电路的实现 | 第72-75页 |
4.6 SINGLE-LOOP ΣΔ调制器的实现 | 第75-79页 |
4.7 锁相环整体电路实现及仿真 | 第79-83页 |
第五章 总结及展望 | 第83-85页 |
5.1 工作总结 | 第83-84页 |
5.2 未来展望 | 第84-85页 |
参考文献 | 第85-88页 |
发表论文和参加科研情况说明 | 第88-89页 |
致谢 | 第89页 |