短波宽带数字接收机信道化处理技术应用及研究
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 引言 | 第8-14页 |
·软件无线电概述 | 第8-9页 |
·软件无线电简介 | 第8-9页 |
·软件无线电在电子战中的应用 | 第9页 |
·电子侦察与短波通信概述 | 第9-12页 |
·电子侦察环境及接收机性能需求和对比 | 第9-12页 |
·短波通信概述 | 第12页 |
·项目背景及论文内容 | 第12-14页 |
第二章 基于多相滤波的数字信道化接收理论 | 第14-23页 |
·多相滤波下变频的原理及意义 | 第14-19页 |
·传统数字下变频结构 | 第14-15页 |
·多相结构 | 第15-16页 |
·宽带DDC 的高效实现结构 | 第16-19页 |
·宽带数字信道化接收机 | 第19-23页 |
·滤波器组信道化接收机系统原理结构 | 第19-20页 |
·信道化接收机的均匀DFT 滤波器结构 | 第20-23页 |
第三章 短波宽带信道化数字接收机系统介绍 | 第23-37页 |
·系统方案介绍 | 第23-24页 |
·系统硬件介绍 | 第24-30页 |
·器件的选择 | 第24-28页 |
·数字信号处理平台介绍 | 第28-30页 |
·信道化处理的指标需求及可行分析 | 第30-31页 |
·FPGA 内实现数字信道化的分析 | 第31-37页 |
·实现可行性分析 | 第31-32页 |
·关键技术解决方案 | 第32-37页 |
第四章 多相滤波信道化在硬件上的设计与实现 | 第37-67页 |
·FPGA 设计的基本原则和技巧 | 第37-40页 |
·速度与面积平衡和互换原则 | 第37-38页 |
·硬件原则 | 第38页 |
·系统原则 | 第38页 |
·同步原则 | 第38-39页 |
·FPGA 设计的基本技巧 | 第39-40页 |
·FPGA 开发环境和系统主要功能模块介绍 | 第40-42页 |
·FPGA 开发环境介绍 | 第40-42页 |
·系统主要功能模块介绍 | 第42页 |
·预处理单元的设计与实现 | 第42-50页 |
·预处理单元的流程、功能与结构介绍 | 第42-43页 |
·DDS 模块 | 第43-45页 |
·低通滤波器模块 | 第45-49页 |
·预处理模块中的截位处理 | 第49页 |
·预处理模块中的总体资源消耗 | 第49-50页 |
·多相滤波结构的设计与实现 | 第50-58页 |
·多相滤波在FPGA 中的设计思路与实现结构 | 第50-51页 |
·FIR 滤波器运算结构的设计 | 第51-55页 |
·数据缓存的设计 | 第55-58页 |
·多相滤波结构的资源消耗分析 | 第58页 |
·FFT 模块的设计与实现 | 第58-62页 |
·FFT 核介绍 | 第58-60页 |
·FFT 模块的实现 | 第60-62页 |
·第一级多相滤波信道化同步设计的时序调整 | 第62-65页 |
·FPGA 与DSP 接口设计 | 第65-66页 |
·第一级多相滤波信道化的资源消耗计算 | 第66-67页 |
第五章 系统测试及分析 | 第67-72页 |
·测试方法及条件 | 第67-69页 |
·测试条件 | 第67页 |
·测试方法 | 第67-68页 |
·测试结果 | 第68-69页 |
·系统实用性分析与小结 | 第69-72页 |
第六章 全文总结 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-75页 |