基于FPGA的数字整流控制器的设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-21页 |
1.1 课题的研究背景 | 第15-16页 |
1.2 可控硅触发电路的简介及发展 | 第16-17页 |
1.3 FPGA的产生及其发展 | 第17-18页 |
1.4 主要研究内容和论文安排 | 第18-21页 |
第二章 整流系统的概述 | 第21-33页 |
2.1 可控硅整流电路 | 第21-28页 |
2.1.1 可控硅的介绍 | 第21-24页 |
2.1.2 三相全控桥式整流电路 | 第24-28页 |
2.2 核心控制器件的选择 | 第28-30页 |
2.2.1 FPGA的应用优势 | 第28-29页 |
2.2.2 Cyclone IV系列FPGA | 第29-30页 |
2.3 FPGA数字逻辑设计基础 | 第30-32页 |
2.4 本章小结 | 第32-33页 |
第三章 数字触发控制器的设计 | 第33-43页 |
3.1 系统设计的需求分析 | 第33-34页 |
3.2 数字触发控制器整体设计方案 | 第34-36页 |
3.3 核心子模块设计方案 | 第36-41页 |
3.3.1 AD采样电路设计方案 | 第36-38页 |
3.3.2 鉴相电路设计方案 | 第38-39页 |
3.3.3 脉冲驱动电路设计方案 | 第39页 |
3.3.4 电源模块设计方案 | 第39-40页 |
3.3.5 ARM通信模块设计方案 | 第40-41页 |
3.4 本章小结 | 第41-43页 |
第四章 FPGA内部逻辑的实现 | 第43-71页 |
4.1 FPGA内部逻辑的整体设计方案 | 第43-44页 |
4.2 主控模块设计 | 第44-48页 |
4.3 A/D数据读取模块设计 | 第48-54页 |
4.4 鉴相脉冲处理模块设计 | 第54-59页 |
4.4.1 功能实现的描述 | 第54-56页 |
4.4.2 逻辑代码实现的介绍 | 第56-59页 |
4.5 PWM模块设计 | 第59-64页 |
4.5.1 可控硅触发方式介绍 | 第59-60页 |
4.5.2 逻辑代码实现的介绍 | 第60-64页 |
4.6 UART通信模块设计 | 第64-68页 |
4.7 EPROM读写控制模块设计 | 第68-69页 |
4.8 本章小结 | 第69-71页 |
第五章 PID控制的FPGA实现 | 第71-81页 |
5.1 PID控制算法概述 | 第71-73页 |
5.1.1 模拟PID算法 | 第71-72页 |
5.1.2 数字PID算法 | 第72-73页 |
5.2 分阶段PID控制的设计 | 第73-75页 |
5.3 PID算法的FPGA实现 | 第75-78页 |
5.4 PID模块的综合及仿真 | 第78-80页 |
5.5 本章小结 | 第80-81页 |
第六章 总结和展望 | 第81-83页 |
6.1 论文总结 | 第81-82页 |
6.2 工作展望 | 第82-83页 |
参考文献 | 第83-85页 |
致谢 | 第85-87页 |
作者简介 | 第87-88页 |