摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-11页 |
·本课题的研究背景和意义 | 第7-8页 |
·国内外研究动态 | 第8-10页 |
·本文的主要工作 | 第10-11页 |
2 数字阵列雷达回波信号模拟器设计方案 | 第11-24页 |
·阵列天线阵元空域延时模型 | 第11-13页 |
·目标回波信号模型 | 第13-15页 |
·数字阵列雷达系统组成与工作原理 | 第15-18页 |
·模拟器硬件电路组成及结构 | 第18-21页 |
·模拟器实现方案及工作流程 | 第21-23页 |
·本章小结 | 第23-24页 |
3 模拟器FPGA程序设计 | 第24-46页 |
·FPGA程序总体设计方案 | 第24-26页 |
·模拟器帧格式定义 | 第26-28页 |
·帧标识定义 | 第27-28页 |
·有效数据与校验数据格式定义 | 第28页 |
·DDS回波信号产生原理及实现方法 | 第28-32页 |
·DDS模拟连续波回波信号产生原理及方法 | 第28-31页 |
·可变幅度的二相编码脉冲回波信号产生原理及方法 | 第31-32页 |
·FPGA程序各子模块设计 | 第32-43页 |
·CPI/PRI同步脉冲产生模块 | 第32-33页 |
·光纤接口收发控制(MGT)模块 | 第33-34页 |
·数据帧解帧与存储校验模块 | 第34-35页 |
·帧头分析与数据类型判决模块 | 第35页 |
·控制命令应答模块 | 第35-36页 |
·各通道发射权重汇总与处理模块 | 第36-37页 |
·FPGA与microBlaze接口部分数据传输与处理模块 | 第37-40页 |
·各阵元回波信息接收与分配模块 | 第40页 |
·回波信号产生模块 | 第40-41页 |
·发送数据帧拼接模块 | 第41-42页 |
·接收波束形成结果接收与处理模块 | 第42-43页 |
·嵌入式CPU程序设计 | 第43-45页 |
·嵌入式CPU硬件系统结构 | 第44页 |
·嵌入式CPU软件编程设计 | 第44-45页 |
·本章小结 | 第45-46页 |
4 上位机软件程序设计 | 第46-51页 |
·VC++与matlab混合编程 | 第46-47页 |
·软件程序数据包自定义帧格式说明 | 第47-48页 |
·软件界面程序设计 | 第48-50页 |
·本章小结 | 第50-51页 |
5 模拟器功能测试与系统联调 | 第51-67页 |
·系统测试平台构建及测试流程 | 第51-52页 |
·系统测试平台构建 | 第51-52页 |
·系统测试流程介绍 | 第52页 |
·模拟器回波信号产生验证及数字波束形成后信号验证 | 第52-60页 |
·阵元回波信号时域波形验证 | 第53-57页 |
·不同阵元目标回波信号空域相位延时验证 | 第57页 |
·数字波束形成后信号验证 | 第57-60页 |
·阵列雷达DBF处理器功能测试验证 | 第60-66页 |
·捕获模式下方向图测试 | 第60-62页 |
·确认模式下方向图测试 | 第62-63页 |
·跟踪模式下方向图测试 | 第63-64页 |
·自适应抗干扰方向图测试 | 第64-65页 |
·波束扫描方向图测试 | 第65-66页 |
·本章小结 | 第66-67页 |
6 总结与展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-70页 |