| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·研究背景 | 第7页 |
| ·本文主要工作和安排 | 第7-9页 |
| 第二章 专用交换单元总体设计 | 第9-21页 |
| ·专用交换单元设计需求 | 第9-10页 |
| ·功能设计需求及应对措施 | 第9页 |
| ·性能要求 | 第9-10页 |
| ·专用交换单元总体结构 | 第10-11页 |
| ·子模块功能介绍 | 第11-17页 |
| ·输入处理和输出处理模块 | 第11-12页 |
| ·流分类模块 | 第12-13页 |
| ·分组处理模块 | 第13页 |
| ·查找表模块 | 第13-14页 |
| ·调度模块 | 第14-15页 |
| ·队列管理 | 第15页 |
| ·插入模块和捕获模块 | 第15-16页 |
| ·流控模块 | 第16页 |
| ·统计 | 第16-17页 |
| ·专用交换单元性能分析与改进 | 第17-21页 |
| ·专用交换单元性能分析 | 第17-18页 |
| ·专用交换单元改进设计方案 | 第18-21页 |
| 第三章 专用交换单元流分类的设计与实现 | 第21-37页 |
| ·专用交换单元流分类问题描述 | 第21-22页 |
| ·问题描述 | 第21页 |
| ·设计原则 | 第21-22页 |
| ·流分类模块的设计思路 | 第22-24页 |
| ·流分类的关注字段 | 第22-23页 |
| ·流分类中的规则 | 第23-24页 |
| ·流分类模块总体设计 | 第24-27页 |
| ·流分类模块内部模块划分 | 第24-25页 |
| ·流分类模块接口定义和时序 | 第25-27页 |
| ·子模块介绍 | 第27-32页 |
| ·预处理模块原理 | 第27-29页 |
| ·IP 头校验原理 | 第29-30页 |
| ·决策器原理 | 第30-32页 |
| ·流分类模块的功能仿真验证 | 第32-37页 |
| 第四章 分组处理的设计和实现 | 第37-59页 |
| ·专用交换单元分组处理功能分析 | 第37-38页 |
| ·分组处理模块的总体设计 | 第38-44页 |
| ·分组处理模块内部模块划分 | 第38-39页 |
| ·流分类模块接口定义和时序 | 第39-44页 |
| ·分组处理模块的详细设计 | 第44-52页 |
| ·指令分析模块(fp_action_exe) | 第44-47页 |
| ·接收控制模块(fp_rx_ctrl) | 第47-50页 |
| ·字段修改和数据搬移模块(fp_bus_ctrl) | 第50-52页 |
| ·分组处理模块性能分析及改进措施 | 第52-55页 |
| ·分组处理模块的功能仿真验证 | 第55-59页 |
| 第五章 专用交换单元系统测试 | 第59-73页 |
| ·专用交换单元测试环境 | 第59页 |
| ·专用交换单元系统测试方法及结果 | 第59-66页 |
| ·专用交换单元功能测试 | 第59-64页 |
| ·专用交换单元性能测试 | 第64-66页 |
| ·专用交换单元 FPGA1 测试所遇问题及解决方案 | 第66-73页 |
| ·输入处理测试所遇问题及解决措施 | 第66-68页 |
| ·分组处理测试所遇问题及解决措施 | 第68-70页 |
| ·查找表测试所遇问题及解决措施 | 第70-73页 |
| 结束语 | 第73-75页 |
| 致谢 | 第75-77页 |
| 参考文献 | 第77-79页 |
| 研究成果 | 第79-80页 |