帧率变换系统中片上像元缓存设计与硬件实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第1章 绪论 | 第12-17页 |
| ·帧率变换研究背景 | 第12-13页 |
| ·帧率变换简介 | 第13-15页 |
| ·非运动补偿算法 | 第13-14页 |
| ·运动补偿算法 | 第14-15页 |
| ·论文研究的目的和意义 | 第15-16页 |
| ·论文的主要内容及组织结构 | 第16-17页 |
| 第2章 帧率变换系统的算法及硬件结构 | 第17-31页 |
| ·块匹配帧率变换简介 | 第17-18页 |
| ·帧率变化算法的处理流程 | 第18-25页 |
| ·运动估计 | 第18-22页 |
| ·矢量细化 | 第22-23页 |
| ·矢量平滑 | 第23-24页 |
| ·运动补偿内插 | 第24-25页 |
| ·帧率变换系统的硬件结构 | 第25-30页 |
| ·帧率变换系统的总体架构 | 第25-27页 |
| ·数据复用与存储结构分析 | 第27-29页 |
| ·块组划分与像元缓存综述 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第3章 帧率变换系统的像元缓存设计 | 第31-60页 |
| ·片上像元缓存的需求分析 | 第31-34页 |
| ·时钟周期限制 | 第31-32页 |
| ·流水线设计与缓存访问需求 | 第32-34页 |
| ·像元缓存的硬件结构 | 第34-35页 |
| ·片上 RAM 阵列 | 第35-43页 |
| ·RAM 阵列组织方式 | 第35-38页 |
| ·数据存储格式 | 第38-40页 |
| ·搜索区范围与缓存容量需求 | 第40-43页 |
| ·预读取控制模块 | 第43-47页 |
| ·预读取控制逻辑 | 第43-45页 |
| ·预读取操作 | 第45-47页 |
| ·帧存读数据突发缓存 | 第47-50页 |
| ·突发缓存硬件设计方案 | 第47-48页 |
| ·数据格式转换与片上写地址计算 | 第48-50页 |
| ·像元块访问请求模块 | 第50-57页 |
| ·像元块请求序列 | 第50-52页 |
| ·像元块坐标计算 | 第52-53页 |
| ·像元块坐标限幅 | 第53-54页 |
| ·像元块坐标——片上缓存行列映射 | 第54-55页 |
| ·片选和地址信号产生 | 第55-57页 |
| ·输出控制 | 第57-59页 |
| ·本章小结 | 第59-60页 |
| 第4章 像元缓存优化及数据处理模块的实现 | 第60-69页 |
| ·稀疏区存储 | 第60-64页 |
| ·稀疏区存储 | 第60-62页 |
| ·稀疏区的实现 | 第62-64页 |
| ·数据校准 | 第64-65页 |
| ·滤波 | 第65-67页 |
| ·亚像元计算 | 第65-67页 |
| ·稀疏区像元插值 | 第67页 |
| ·本章小结 | 第67-69页 |
| 第5章 片上缓存系统仿真验证与综合结果 | 第69-82页 |
| ·硬件实现流程 | 第69-70页 |
| ·测试环境与方法介绍 | 第70-73页 |
| ·C++软件模型结构 | 第70-71页 |
| ·验证平台搭建 | 第71-73页 |
| ·仿真过程与结果 | 第73-79页 |
| ·像元块请求序列的验证 | 第73-74页 |
| ·地址产生模块的验证 | 第74-76页 |
| ·输出控制模块的验证 | 第76页 |
| ·数据校准模块的验证 | 第76-77页 |
| ·滤波模块的验证 | 第77-78页 |
| ·预读取逻辑的验证 | 第78页 |
| ·读数据缓存的验证 | 第78-79页 |
| ·硬件结果分析 | 第79-80页 |
| ·本章小结 | 第80-82页 |
| 第6章 结论与展望 | 第82-84页 |
| ·全文总结 | 第82页 |
| ·展望 | 第82-84页 |
| 参考文献 | 第84-88页 |
| 附录:缩略语 | 第88-89页 |
| 致谢 | 第89-90页 |
| 攻读硕士学位期间已发表或录用的论文 | 第90-92页 |