某雷达数字中频接收机研究与设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
1 绪论 | 第9-12页 |
·研究背景和意义 | 第9-10页 |
·国内外研究现状 | 第10-11页 |
·本文的主要工作和结构安排 | 第11-12页 |
2 数字接收机基本原理 | 第12-19页 |
·数字中频接收机基本理论 | 第12-13页 |
·信号采样 | 第13-14页 |
·多速率信号处理 | 第14-16页 |
·抽取 | 第15-16页 |
·内插 | 第16页 |
·数字滤波器 | 第16-17页 |
·Verilog HDL硬件描述语言 | 第17-19页 |
3 数字中频接收机实现方案 | 第19-38页 |
·数字中频接收机指标要求 | 第19-20页 |
·数字中频接收机实现的功能设计 | 第20-38页 |
·FIR滤波器设计 | 第20-24页 |
·快速傅里叶变换 | 第24-28页 |
·恒虚警 | 第28-29页 |
·通讯串口 | 第29-36页 |
·积累 | 第36-38页 |
4 数字中频接收机硬件电路设计 | 第38-50页 |
·A/D、D/A芯片选取 | 第38-40页 |
·处理芯片选取 | 第40-42页 |
·数字中频接收机电路设计 | 第42-50页 |
·数字中频接收机电路设计A/D部分 | 第42-43页 |
·数字中频接收机电路设计处理芯片部分 | 第43-44页 |
·数字中频接收机电路设计电源部分 | 第44-47页 |
·数字中频接收机电路设计电源部分 | 第47-50页 |
5 数字中频接收机PCB板 | 第50-55页 |
·数字中频接收机调试 | 第51-55页 |
6 结论 | 第55-56页 |
致谢 | 第56-57页 |
参考文献 | 第57-58页 |