PCB的审查规则知识表示及智能审查方法研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景 | 第7页 |
| ·课题来源与研究意义 | 第7-8页 |
| ·国内外研究现状 | 第8-9页 |
| ·本文工作 | 第9-10页 |
| ·章节安排 | 第10-11页 |
| 第二章 谓词隶属逻辑表示法 | 第11-27页 |
| ·知识表示方法研究 | 第11-17页 |
| ·知识表示方法总结 | 第11-16页 |
| ·知识表示方法分析 | 第16-17页 |
| ·谓词隶属逻辑表示法 | 第17-23页 |
| ·谓词隶属逻辑表示法的定义 | 第17-18页 |
| ·隶属函数的确定 | 第18-20页 |
| ·二值逻辑规则的表示 | 第20-22页 |
| ·多值逻辑规则的表示 | 第22-23页 |
| ·审查规则的谓词隶属逻辑知识表示 | 第23-25页 |
| ·小结 | 第25-27页 |
| 第三章 审查规则的量化及存储 | 第27-37页 |
| ·审查规则的分析与归纳 | 第27-30页 |
| ·规则的量化 | 第30-32页 |
| ·规则的存储 | 第32-34页 |
| ·应用举例 | 第34-36页 |
| ·小结 | 第36-37页 |
| 第四章 印制电路板的智能审查 | 第37-57页 |
| ·智能审查算法设计 | 第37-39页 |
| ·审查方法分析 | 第37-38页 |
| ·智能审查算法 | 第38-39页 |
| ·审查推理模型的建立 | 第39-42页 |
| ·智能审查方法的实现 | 第42-53页 |
| ·审查数据的结构设计 | 第43-44页 |
| ·异构 EDA 设计数据提取与转换 | 第44-51页 |
| ·数据库接口设计 | 第51-53页 |
| ·实验结果与分析 | 第53-56页 |
| ·小结 | 第56-57页 |
| 第五章 结束语 | 第57-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-65页 |
| 研究成果 | 第65-66页 |