| 摘要 | 第1-4页 |
| ABSTRACT | 第4-9页 |
| 1 绪论 | 第9-12页 |
| ·课题研究的背景 | 第9页 |
| ·软件无线电技术概述及其发展 | 第9-10页 |
| ·数字下变频技术的研究现状 | 第10-11页 |
| ·论文主要内容和工作安排 | 第11-12页 |
| 2 数字下变频的基本理论 | 第12-22页 |
| ·信号采样理论 | 第12-14页 |
| ·奈奎斯特采样定理 | 第12页 |
| ·带通采样理论 | 第12-13页 |
| ·过采样与欠采样 | 第13-14页 |
| ·多速率信号处理 | 第14-17页 |
| ·整数倍抽取 | 第14-15页 |
| ·整数倍内插 | 第15-16页 |
| ·采样率的分数倍 | 第16-17页 |
| ·数字正交变频理论 | 第17-19页 |
| ·数字下变频系统的结构 | 第19-21页 |
| ·单通道实信号数字下变频结构 | 第19页 |
| ·正交双通道复信号数字下变频结构 | 第19-20页 |
| ·多通道数字下变频结构 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 3 多通道数字下变频系统的关键技术 | 第22-31页 |
| ·数控振荡器的原理 | 第22-23页 |
| ·各级抽取滤波器的原理 | 第23-30页 |
| ·积分梳妆滤波器 | 第24-27页 |
| ·半带滤波器 | 第27页 |
| ·有限冲激响应滤波器 | 第27-30页 |
| ·本章小结 | 第30-31页 |
| 4 多通道数字下变频的系统结构与硬件平台设计 | 第31-42页 |
| ·多通道数字下变频的系统结构及性能指标 | 第31-32页 |
| ·多通道数字下变频的系统结构 | 第31页 |
| ·多通道数字下变频系统的性能指标 | 第31-32页 |
| ·芯片选择及介绍 | 第32-34页 |
| ·硬件芯片选择 | 第32页 |
| ·AD9218 和 EP3C120F780C8 芯片简介 | 第32-33页 |
| ·GC5016 芯片简介 | 第33-34页 |
| ·多通道数字下变频系统的硬件电路设计 | 第34-41页 |
| ·AD9218 电路 | 第35-36页 |
| ·GC5016 电路 | 第36-37页 |
| ·配置电路 | 第37-38页 |
| ·电源电路 | 第38-39页 |
| ·FPGA 构成电路 | 第39-41页 |
| ·硬件电路的 PCB 板设计 | 第41页 |
| ·本章小结 | 第41-42页 |
| 5 基于 FPGA 的多通道数字下变频实现 | 第42-54页 |
| ·FPGA 的简介和设计流程 | 第42-44页 |
| ·FPGA 及 QuartusⅡ的简介 | 第42页 |
| ·FPGA 的设计流程 | 第42-44页 |
| ·NCO 模块和混频器模块的设计 | 第44-48页 |
| ·NCO 模块的设计 | 第44-46页 |
| ·混频器模块的设计 | 第46-48页 |
| ·抽取滤波器的设计 | 第48-52页 |
| ·CIC 滤波器的设计 | 第48-50页 |
| ·FIR 滤波器的设计 | 第50-52页 |
| ·仿真结果及频谱分析 | 第52-53页 |
| ·本章小结 | 第53-54页 |
| 6 基于专用芯片 GC5016 的多通道数字下变频实现 | 第54-63页 |
| ·GC5016 中的滤波器及信号处理流程 | 第54-56页 |
| ·CIC 滤波器的结构 | 第54-55页 |
| ·PFIR 滤波器的设计 | 第55-56页 |
| ·信号处理流程 | 第56页 |
| ·GC5016 的配置 | 第56-59页 |
| ·CMD5016 软件的简介和使用 | 第57-59页 |
| ·单片机对 GC5016 的配置 | 第59页 |
| ·FPGA 控制功能模块设计 | 第59-60页 |
| ·实验结果及频谱仿真 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 7 总结与展望 | 第63-65页 |
| ·论文总结 | 第63-64页 |
| ·后续工作及展望 | 第64-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-68页 |
| 附录 | 第68页 |
| A 作者在攻读学位期间发表的论文目录 | 第68页 |
| B 作者在攻读学位期间取得的科研成果目录 | 第68页 |