PET系统中数字化精确定时的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-12页 |
·前言 | 第8页 |
·国内外研究进展 | 第8-9页 |
·本论文的研究重点和意义 | 第9-10页 |
·论文章节内容 | 第10-12页 |
第2章 PET 系统成像原理概述 | 第12-20页 |
·PET 系统成像的基本原理 | 第12-14页 |
·正电子的产生与湮灭 | 第12-13页 |
·PET 中的正电子放射性核素 | 第13页 |
·符合探测原理 | 第13-14页 |
·PET 系统的基本结构 | 第14-16页 |
·探测器子系统 | 第15页 |
·电子学子系统 | 第15页 |
·重建软件子系统 | 第15-16页 |
·PET 系统的主要性能指标 | 第16-18页 |
·空间分辨率 | 第16-17页 |
·系统灵敏度 | 第17页 |
·时间分辨率 | 第17-18页 |
·本章小结 | 第18-20页 |
第3章 基于 FPGA 高精度时间提取方法的研究 | 第20-34页 |
·时间测量的基本方法 | 第20-25页 |
·前沿定时 | 第21页 |
·过零定时 | 第21-23页 |
·恒比定时 | 第23-24页 |
·幅度上升沿补偿定时 | 第24-25页 |
·基于 FPGA 的精确定时方案设计 | 第25-33页 |
·FPGA 简介 | 第26-27页 |
·电路设计初步考虑 | 第27-28页 |
·主要芯片选型 | 第28-33页 |
·本章小结 | 第33-34页 |
第4章 数字化精确定时插件的设计与实现 | 第34-58页 |
·系统硬件平台设计 | 第34-46页 |
·模拟信号输入电路设计 | 第35-36页 |
·ADC 电路设计 | 第36-37页 |
·FPGA 及其接口电路设计 | 第37-41页 |
·高速数据传输 | 第41-44页 |
·电源及时钟系统设计 | 第44-46页 |
·FPGA 逻辑设计 | 第46-57页 |
·DCFD 算法实现逻辑 | 第47-49页 |
·数据传输逻辑 | 第49-56页 |
·在线配置 FPGA 逻辑 | 第56-57页 |
·本章小结 | 第57-58页 |
第5章 实验结果与分析 | 第58-68页 |
·实验介绍 | 第58-59页 |
·模拟信号预处理测试 | 第59-61页 |
·高速波形取样功能测试 | 第59-60页 |
·减基线处理功能测试 | 第60-61页 |
·时间信息提取逻辑性能测试 | 第61-63页 |
·积分非线性 | 第61-62页 |
·时间分辨率 | 第62-63页 |
·在线配置 FPGA 测试 | 第63-67页 |
·数据读取与数据校验 | 第65页 |
·在线配置 FPGA 功能测试 | 第65-67页 |
·本章小结 | 第67-68页 |
结论 | 第68-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
攻读学位期间取得学术成果 | 第73页 |