雷达信号分选跟踪器的设计与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-17页 |
| ·课题的背景与意义 | 第11-13页 |
| ·国内外现状分析 | 第13-15页 |
| ·本论文的主要工作 | 第15-17页 |
| 第2章 常用信号分选算法概述 | 第17-28页 |
| ·差值直方图算法 | 第17-18页 |
| ·累积差直方图算法(CDIF) | 第18-19页 |
| ·序列差直方图法(SDIF) | 第19-22页 |
| ·相关函数法 | 第22-23页 |
| ·序列搜索法 | 第23-24页 |
| ·PRI变换法 | 第24-25页 |
| ·常用分选算法比较分析 | 第25-26页 |
| ·本章小结 | 第26-28页 |
| 第3章 分选跟踪器系统设计方案 | 第28-36页 |
| ·系统方案设计 | 第28-29页 |
| ·主处理器选型 | 第29-35页 |
| ·DSP的选择 | 第29-31页 |
| ·FPGA的选择 | 第31-33页 |
| ·系统整体框图 | 第33-35页 |
| ·本章小结 | 第35-36页 |
| 第4章 信号分选跟踪器硬件设计 | 第36-50页 |
| ·系统电源的设计 | 第36-38页 |
| ·DLVA信号处理电路 | 第38-40页 |
| ·AD采样电路 | 第40-41页 |
| ·DSP及其外围电路设计 | 第41-46页 |
| ·DSP复位电路和电源监视 | 第41-42页 |
| ·DSP时钟和PLL电路的设计 | 第42页 |
| ·DSP外部存储器设置 | 第42-44页 |
| ·FLASH电路的设置 | 第44-45页 |
| ·DSP与上位机通信电路 | 第45-46页 |
| ·FPGA及其外围电路设计 | 第46-48页 |
| ·FPGA配置电路 | 第46-47页 |
| ·FPGA的其他外设 | 第47-48页 |
| ·FPGA的内部电路 | 第48页 |
| ·本章小结 | 第48-50页 |
| 第5章 信号分选跟踪器软件设计 | 第50-63页 |
| ·分选跟踪器的算法 | 第50页 |
| ·分选跟踪器DSP软件设计 | 第50-55页 |
| ·系统的总体框图 | 第50页 |
| ·初始化过程 | 第50-52页 |
| ·DSP软件的结构 | 第52-53页 |
| ·DSP分选软件内容 | 第53-54页 |
| ·分选算法中的关键技术 | 第54-55页 |
| ·分选跟踪器与测向处理器通信 | 第55页 |
| ·分选跟踪器FPGA软件设计 | 第55-60页 |
| ·译码与数据存储模块 | 第55-57页 |
| ·参数的获取 | 第57页 |
| ·数据锁存 | 第57页 |
| ·FIFO电路 | 第57-59页 |
| ·跟踪模块 | 第59-60页 |
| ·AD数据处理模块 | 第60页 |
| ·分选跟踪器与上位机通信界面的软件设计 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第6章 测试结果分析和注意事项 | 第63-71页 |
| ·测试结果分析 | 第63-67页 |
| ·硬件设计和调试中的注意事项 | 第67-69页 |
| ·原理图的设计 | 第67页 |
| ·PCB板的绘制 | 第67-68页 |
| ·硬件调试中的注意事项 | 第68-69页 |
| ·软件设计和调试过程中的注意事项 | 第69-70页 |
| ·本章小结 | 第70-71页 |
| 结论 | 第71-72页 |
| 参考文献 | 第72-75页 |
| 攻读硕士学位期间发表论文和取得的科研成果 | 第75-76页 |
| 致谢 | 第76页 |